超声相控阵探伤仪FPGA模块设计
摘要 | 第1-6页 |
ABSTRACT | 第6-8页 |
目录 | 第8-11页 |
图表索引 | 第11-14页 |
1 绪论 | 第14-19页 |
·超声无损检测简介 | 第14-15页 |
·工作背景 | 第15-16页 |
·硬件框架 | 第16-17页 |
·FPGA 功能划分 | 第17-18页 |
·本章小结 | 第18-19页 |
2 ADC 接口 | 第19-36页 |
·A/D 转换器的选择 | 第19-20页 |
·采样率 | 第19页 |
·采样分辨率 | 第19页 |
·集成度 | 第19页 |
·数据输出 | 第19-20页 |
·ADC 与 FPGA 的接口设计 | 第20-35页 |
·LVDS 接口简介 | 第20页 |
·ADC 的 LVDS 输出 | 第20-21页 |
·Virtex-6 的 I/O 结构简介 | 第21-24页 |
·Virtex-6 的时钟结构 | 第24页 |
·ADC 比特时钟接口 | 第24-27页 |
·ADC 帧标志接口 | 第27-31页 |
·ADC 数据接口 | 第31-34页 |
·ADC 接口集成 | 第34页 |
·ADC 接口验证 | 第34-35页 |
·本章小结 | 第35-36页 |
3 显示子系统 | 第36-63页 |
·LCD 显示模块的选择 | 第36-37页 |
·显示子系统功能要求 | 第37-38页 |
·显示子系统设计 | 第38-62页 |
·与数据测量模块接口 | 第39-40页 |
·总线开关 | 第40页 |
·LCD 控制器 | 第40-48页 |
·A 扫描曲线绘制 | 第48-59页 |
·显示状态机 | 第59-62页 |
·显示子系统仿真与验证 | 第62页 |
·本章小结 | 第62-63页 |
4 处理器接口 | 第63-79页 |
·PowerPC 增强型局部总线简介 | 第63-64页 |
·FPGA 与 eLBC 的接口设计 | 第64-78页 |
·启动配置 | 第64-67页 |
·eLBC 相关寄存器设置[12] | 第67-72页 |
·FPGA 与处理器 eLBC 连接关系及时序 | 第72-74页 |
·eLBC 接口工作模型和验证 | 第74-78页 |
·本章小结 | 第78-79页 |
5 高阶数大位宽 FIR | 第79-88页 |
·设计需求 | 第79页 |
·设计方案 | 第79-82页 |
·Virtex-6 DSP Slice 简介 | 第79-80页 |
·滤波器结构选择 | 第80-81页 |
·系统位宽的选择 | 第81-82页 |
·设计实现 | 第82-87页 |
·乘法器复用 | 第83-84页 |
·数据缓存器和系数 RAM 的设计 | 第84-85页 |
·对称系数滤波器的实现 | 第85-86页 |
·末端累加器 | 第86页 |
·滤波器输出 | 第86-87页 |
·滤波器仿真和验证 | 第87页 |
·本章小结 | 第87-88页 |
6 系统验证和实验结果 | 第88-90页 |
·系统级仿真 | 第88-89页 |
·硬件验证 | 第89-90页 |
7 总结与展望 | 第90-92页 |
·全文总结 | 第90页 |
·未来工作的展望 | 第90-92页 |
参考文献 | 第92-93页 |
致谢 | 第93-94页 |
攻读学位期间录用、发表的学术论文目录 | 第94页 |