首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

超声相控阵探伤仪FPGA模块设计

摘要第1-6页
ABSTRACT第6-8页
目录第8-11页
图表索引第11-14页
1 绪论第14-19页
   ·超声无损检测简介第14-15页
   ·工作背景第15-16页
   ·硬件框架第16-17页
   ·FPGA 功能划分第17-18页
   ·本章小结第18-19页
2 ADC 接口第19-36页
   ·A/D 转换器的选择第19-20页
     ·采样率第19页
     ·采样分辨率第19页
     ·集成度第19页
     ·数据输出第19-20页
   ·ADC 与 FPGA 的接口设计第20-35页
     ·LVDS 接口简介第20页
     ·ADC 的 LVDS 输出第20-21页
     ·Virtex-6 的 I/O 结构简介第21-24页
     ·Virtex-6 的时钟结构第24页
     ·ADC 比特时钟接口第24-27页
     ·ADC 帧标志接口第27-31页
     ·ADC 数据接口第31-34页
     ·ADC 接口集成第34页
     ·ADC 接口验证第34-35页
   ·本章小结第35-36页
3 显示子系统第36-63页
   ·LCD 显示模块的选择第36-37页
   ·显示子系统功能要求第37-38页
   ·显示子系统设计第38-62页
     ·与数据测量模块接口第39-40页
     ·总线开关第40页
     ·LCD 控制器第40-48页
     ·A 扫描曲线绘制第48-59页
     ·显示状态机第59-62页
   ·显示子系统仿真与验证第62页
   ·本章小结第62-63页
4 处理器接口第63-79页
   ·PowerPC 增强型局部总线简介第63-64页
   ·FPGA 与 eLBC 的接口设计第64-78页
     ·启动配置第64-67页
     ·eLBC 相关寄存器设置[12]第67-72页
     ·FPGA 与处理器 eLBC 连接关系及时序第72-74页
     ·eLBC 接口工作模型和验证第74-78页
   ·本章小结第78-79页
5 高阶数大位宽 FIR第79-88页
   ·设计需求第79页
   ·设计方案第79-82页
     ·Virtex-6 DSP Slice 简介第79-80页
     ·滤波器结构选择第80-81页
     ·系统位宽的选择第81-82页
   ·设计实现第82-87页
     ·乘法器复用第83-84页
     ·数据缓存器和系数 RAM 的设计第84-85页
     ·对称系数滤波器的实现第85-86页
     ·末端累加器第86页
     ·滤波器输出第86-87页
   ·滤波器仿真和验证第87页
   ·本章小结第87-88页
6 系统验证和实验结果第88-90页
   ·系统级仿真第88-89页
   ·硬件验证第89-90页
7 总结与展望第90-92页
   ·全文总结第90页
   ·未来工作的展望第90-92页
参考文献第92-93页
致谢第93-94页
攻读学位期间录用、发表的学术论文目录第94页

论文共94页,点击 下载论文
上一篇:公诉办案风险评估预警机制研究
下一篇:企业环境中高性能数据仓库DW2.0架构的设计与实现