高清—数字视频展台芯片的研究与设计
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 绪论 | 第8-12页 |
| ·课题研究背景及意义 | 第8-9页 |
| ·国内外研究动态 | 第9-10页 |
| ·选题依据与研究内容 | 第10-12页 |
| 第二章 芯片规划与输入模块研究与设计 | 第12-27页 |
| ·芯片规划 | 第12-13页 |
| ·颜色空间 | 第13-16页 |
| ·RGB颜色空间 | 第13-14页 |
| ·YCbCr颜色空间 | 第14-16页 |
| ·视频时序 | 第16-17页 |
| ·隔行与逐行 | 第16-17页 |
| ·输入模块的实现框图 | 第17-26页 |
| ·OV2640测试模块 | 第18-21页 |
| ·OV2640解码模块 | 第21-26页 |
| ·小结 | 第26-27页 |
| 第三章 IR降噪处理研究与设计 | 第27-44页 |
| ·运动估计 | 第27-31页 |
| ·基本概念 | 第27页 |
| ·运动估计方法 | 第27-29页 |
| ·帧间差值法 | 第29-31页 |
| ·噪声滤波 | 第31-34页 |
| ·基本概念 | 第31-32页 |
| ·噪声分类 | 第32页 |
| ·图像去噪 | 第32-34页 |
| ·Video_IR硬件实现 | 第34-43页 |
| ·SDRAM读写控制FSM控制模块 | 第35-36页 |
| ·乒乓帧操作 | 第36-37页 |
| ·处理过程模块 | 第37-41页 |
| ·IR噪声滤波模块 | 第41-43页 |
| ·小结 | 第43-44页 |
| 第四章 Video_Store模块的研究与设计 | 第44-61页 |
| ·NandFlash存储单元 | 第44-47页 |
| ·NandFlash存储单元组织 | 第44-45页 |
| ·NandFlash器件的操作 | 第45-47页 |
| ·SDRAM储存单元 | 第47-48页 |
| ·SDRAM的初始化与基本读写 | 第47-48页 |
| ·video_store模块的硬件实现 | 第48-60页 |
| ·正常显示/回显画面状态切换FSM控制模块 | 第49-50页 |
| ·正常显示模块 | 第50-54页 |
| ·存储单元 | 第54-57页 |
| ·回显模块 | 第57-60页 |
| ·小结 | 第60-61页 |
| 第五章 输出模块的研究与设计 | 第61-68页 |
| ·行场同步信号原理 | 第61-62页 |
| ·VGA信号时序 | 第62-63页 |
| ·输出模块设计 | 第63-67页 |
| ·小结 | 第67-68页 |
| 第六章 ASIC基本流程概述 | 第68-76页 |
| ·传统的设计流程 | 第68-69页 |
| ·ASIC设计关键步骤 | 第69-75页 |
| ·逻辑设计 | 第69页 |
| ·逻辑综合 | 第69-70页 |
| ·形式验证LEC | 第70-71页 |
| ·SOC Encounter布局布线 | 第71-73页 |
| ·静态时序分析 | 第73-75页 |
| ·小结 | 第75-76页 |
| 第七章 总结 | 第76-78页 |
| 致谢 | 第78-79页 |
| 参考文献 | 第79-82页 |
| 作者攻硕期间取得的成果 | 第82页 |