| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·雷达成像技术简介 | 第7页 |
| ·基于 FPGA 的系统设计概述 | 第7-8页 |
| ·SAR/ISAR 实时处理技术概述 | 第8-10页 |
| ·本文内容安排 | 第10-11页 |
| 第二章 机载雷达对舰船 SAR/ISAR 混合成像原理 | 第11-21页 |
| ·舰船目标 SAR/ISAR 成像分析 | 第11-12页 |
| ·SAR 成像处理 | 第12-15页 |
| ·雷达信号模型 | 第12-13页 |
| ·距离向脉压和徙动校正 | 第13-14页 |
| ·方位向解线频调的方法 | 第14页 |
| ·方位向匹配滤波的方法 | 第14-15页 |
| ·ISAR 成像处理 | 第15-19页 |
| ·ISAR 成像的转台模型 | 第15页 |
| ·平动补偿的包络对齐 | 第15-17页 |
| ·平动补偿的初相校正 | 第17-19页 |
| ·成像方式 | 第19-21页 |
| 第三章 SAR 实时成像算法的 FPGA 设计 | 第21-35页 |
| ·SAR/ISAR 混合成像模式总体设计框架 | 第21-23页 |
| ·SAR 实时成像算法的实现方法 | 第23-33页 |
| ·数字下变频的 FPGA 实现 | 第23-26页 |
| ·距离脉冲压缩的 FPGA 实现 | 第26-29页 |
| ·距离徙动校正的 FPGA 实现 | 第29-31页 |
| ·方位 dechirp 的 FPGA 实现 | 第31-33页 |
| ·实时程序资源使用概况 | 第33-35页 |
| 第四章 ISAR 实时成像算法的 FPGA 设计 | 第35-54页 |
| ·ISAR 实时成像算法总体设计 | 第35-36页 |
| ·ISAR 实时成像算法的实现方法 | 第36-50页 |
| ·包络对齐的 FPGA 实现 | 第36-44页 |
| ·自聚焦的 FPGA 实现 | 第44-50页 |
| ·实时程序处理结果分析 | 第50-54页 |
| ·子模块 FPGA 资源使用分析 | 第50-51页 |
| ·实时成像结果分析 | 第51-52页 |
| ·实时处理时间 | 第52-54页 |
| 第五章 结束语 | 第54-56页 |
| ·本文工作总结 | 第54-55页 |
| ·工作展望 | 第55-56页 |
| 致谢 | 第56-57页 |
| 参考文献 | 第57-60页 |
| 作者在硕士期间参加的课题项目 | 第60-61页 |