可重组整数单元的研究与设计
摘要 | 第1页 |
ABSTRACT | 第3-6页 |
第一章 绪论 | 第6-9页 |
·选题背景 | 第6-7页 |
·国内外的研究状况 | 第7页 |
·课题研究的主要内容和结构 | 第7-8页 |
·课题研究的意义 | 第8-9页 |
第二章 可重组技术 | 第9-11页 |
·可重构计算 | 第9页 |
·可重组技术及应用 | 第9-11页 |
第三章 设计模块的指令结构 | 第11-16页 |
·可重组ALU 模块实现的指令 | 第11-13页 |
·可重组移位器模块实现的指令 | 第13-14页 |
·可重组乘法器模块实现的指令 | 第14页 |
·可重组除法器模块实现的功能 | 第14-16页 |
第四章 ALU 单元与移位单元的逻辑设计实现 | 第16-30页 |
·模块功能 | 第16页 |
·模块逻辑设计思想 | 第16-17页 |
·4 位负逻辑的二分结组条件求和加法器设计思想 | 第17-19页 |
·可重组的64 位 ALU 的实现 | 第19-25页 |
·二分结组进位链设计 | 第19-21页 |
·可重组技术的应用 | 第21-24页 |
·4 位条件求和加法逻辑单元 | 第24-25页 |
·ALU 模块接口设计 | 第25页 |
·可重组64 位移位器的逻辑设计实现 | 第25-30页 |
·移位器的模块功能 | 第25-26页 |
·模块的逻辑设计思想 | 第26页 |
·可重组64 位移位器的实现 | 第26-28页 |
·接口设计 | 第28-30页 |
第五章 乘法单元的逻辑设计实现 | 第30-46页 |
·模块功能 | 第30页 |
·模块逻辑设计思想 | 第30-31页 |
·逻辑设计理论 | 第31-40页 |
·改进的布斯算法 | 第31-34页 |
·部分积符号位扩展的处理 | 第34-39页 |
·改进的华莱士树 | 第39-40页 |
·设计的逻辑实现 | 第40-46页 |
·可重组技术的应用 | 第40-42页 |
·部分积生成电路的设计 | 第42-43页 |
·部分积累加电路的设计 | 第43-45页 |
·溢出判断以及对结果的影响 | 第45页 |
·模块接口设计 | 第45-46页 |
第六章 除法器单元的逻辑设计实现 | 第46-52页 |
·模块功能 | 第46页 |
·模块逻辑设计思想 | 第46页 |
·除法模块设计的逻辑实现 | 第46-52页 |
·non_resorting 算法理论 | 第46-47页 |
·支持64 位有符号和无符号整数的除法器设计实现 | 第47-51页 |
·除法模块接口设计 | 第51-52页 |
第七章 IU 单元的仿真与测试 | 第52-56页 |
·模块设计仿真 | 第52页 |
·模块测试 | 第52-56页 |
第八章 总结与展望 | 第56-57页 |
·工作总结 | 第56页 |
·工作展望 | 第56-57页 |
参考文献 | 第57-60页 |
致谢 | 第60-61页 |
在学期间发表的学术论文和参加科研情况 | 第61页 |