通信信号调制制式识别系统的研究及硬件实现
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第1章 绪论 | 第9-14页 |
·引言 | 第9-10页 |
·课题背景和发展现状 | 第10-13页 |
·论文要求及本文内容介绍 | 第13-14页 |
第2章 调制制式识别的理论基础 | 第14-30页 |
·通信系统中的调制制式 | 第14-19页 |
·模拟调制信号的识别 | 第19-22页 |
·模拟调制信号的产生 | 第19页 |
·特征值的提取 | 第19-21页 |
·分类识别 | 第21-22页 |
·数字调制信号的识别 | 第22-24页 |
·数字调制信号的产生 | 第22-23页 |
·特征值的提取 | 第23-24页 |
·分类识别 | 第24页 |
·DSP的定点表示法 | 第24-26页 |
·快速傅立叶变换 | 第26-28页 |
·希尔伯特变换 | 第28-29页 |
·本章小结 | 第29-30页 |
第3章 调制制式识别的硬件平台设计 | 第30-47页 |
·三种硬件体系结构的比较 | 第30-31页 |
·基于DSP的硬件系统构成简介 | 第31-32页 |
·硬件平台各部分设计 | 第32-46页 |
·电源部分 | 第32页 |
·信号采集部分 | 第32-35页 |
·电平变换部分 | 第35页 |
·数据缓存部分 | 第35-38页 |
·CPLD逻辑控制部分 | 第38-40页 |
·DSP核心处理部分 | 第40-44页 |
·显示部分 | 第44页 |
·存储部分 | 第44-46页 |
·本章小结 | 第46-47页 |
第4章 软件设计 | 第47-64页 |
·DSP的软件设计 | 第47-61页 |
·软件设计流程 | 第47-49页 |
·DSP初始化 | 第49-50页 |
·中断系统 | 第50-53页 |
·识别算法 | 第53-56页 |
·存储器的分配 | 第56页 |
·Bootload设计 | 第56-61页 |
·CPLD的软件设计 | 第61-63页 |
·DSP与FIFO的逻辑控制 | 第62-63页 |
·DSP与FLASH的逻辑控制 | 第63页 |
·本章小结 | 第63-64页 |
第5章 系统调试 | 第64-69页 |
·设计中遇到的问题及解决方案 | 第64-65页 |
·调试结果分析 | 第65-67页 |
·联机在线调试及运行 | 第65-66页 |
·离线实时识别 | 第66-67页 |
·PCB设计经验总结 | 第67-68页 |
·本章小结 | 第68-69页 |
结论 | 第69-70页 |
参考文献 | 第70-74页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第74-75页 |
致谢 | 第75-76页 |
附录A 电路板图 | 第76-77页 |
附录B 电路原理图 | 第77-82页 |