基于FPGA数字脉冲压缩技术研究和仿真系统实现
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 绪论 | 第9-13页 |
| ·概述 | 第9-11页 |
| ·脉冲压缩国内外发展简介 | 第9-10页 |
| ·脉压技术发展现状及趋势 | 第10-11页 |
| ·论文主要内容和安排 | 第11-13页 |
| 第二章 脉冲压缩系统算法方案论证 | 第13-28页 |
| ·线性调频信号脉冲压缩理论 | 第13-18页 |
| ·最佳处理理论及匹配滤波 | 第14-16页 |
| ·基于线性调频信号的脉压原理 | 第16-18页 |
| ·FFT 算法及原理实现 | 第18-22页 |
| ·线性调频信号脉冲压缩方案论证 | 第22-24页 |
| ·设计输入条件要求 | 第22页 |
| ·脉冲压缩方案选择 | 第22-24页 |
| ·线调信号脉压系统的MATLAB 仿真 | 第24-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 脉压系统总体设计 | 第28-35页 |
| ·应用背景介绍及系统结构划分 | 第28-30页 |
| ·系统结构化设计概念 | 第30页 |
| ·总体技术指标 | 第30-34页 |
| ·功能指标 | 第30-33页 |
| ·性能指标 | 第33-34页 |
| ·本章小结 | 第34-35页 |
| 第四章 脉压系统详细设计 | 第35-62页 |
| ·数据脉压计算模块 | 第35-39页 |
| ·FFT/IFFT 模块 | 第36-37页 |
| ·控制模块 | 第37页 |
| ·滤波系数ROM | 第37-38页 |
| ·输入级RAM | 第38页 |
| ·输出级RAM | 第38-39页 |
| ·数据输入接口模块 | 第39-42页 |
| ·数据接收模块 | 第40-41页 |
| ·不得状态辨别模块 | 第41页 |
| ·时钟管理模块 | 第41-42页 |
| ·定浮转换模块 | 第42页 |
| ·数据输出接口模块 | 第42-47页 |
| ·前向链路 | 第44-46页 |
| ·反向链路 | 第46-47页 |
| ·IP 复用和选择 | 第47-55页 |
| ·时钟管理器 | 第48-50页 |
| ·硬件乘法器 | 第50-52页 |
| ·随机存储器 | 第52-53页 |
| ·只读存储器 | 第53-55页 |
| ·脉压程序主要源文件 | 第55-56页 |
| ·综合布局布线及实现 | 第56-61页 |
| ·器件选择 | 第56-57页 |
| ·EDA 工具和库 | 第57-58页 |
| ·综合约束 | 第58-59页 |
| ·布局布线约束 | 第59-60页 |
| ·接口例化 | 第60页 |
| ·FPGA 片内扇出分析记录 | 第60-61页 |
| ·FPGA 最终实现说明 | 第61页 |
| ·本章小结 | 第61-62页 |
| 第五章FPGA 测试仿真实现 | 第62-70页 |
| ·FPGA 测试实现环境 | 第62页 |
| ·软件 | 第62页 |
| ·硬件和固件 | 第62页 |
| ·仿真验证要求 | 第62-64页 |
| ·结果准确性要求 | 第62页 |
| ·时间要求 | 第62-63页 |
| ·精度要求 | 第63-64页 |
| ·仿真验证策略 | 第64-65页 |
| ·模块的单独验证 | 第64-65页 |
| ·系统仿真测试 | 第65页 |
| ·测试床及组成 | 第65-66页 |
| ·模块级测试床 | 第65-66页 |
| ·系统级测试床 | 第66页 |
| ·测试用例及通过依据 | 第66-68页 |
| ·测试用例 | 第66-67页 |
| ·测试通过依据 | 第67-68页 |
| ·各项指标实现情况 | 第68-69页 |
| ·实时性指标实现情况 | 第68页 |
| ·处理精度指标实现情况 | 第68页 |
| ·容量指标实现情况 | 第68-69页 |
| ·功耗指标实现情况 | 第69页 |
| ·本章小结 | 第69-70页 |
| 第六章 总结与展望 | 第70-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-73页 |