| 摘要 | 第1-5页 |
| Abstract | 第5-7页 |
| 目录 | 第7-10页 |
| 第一章 绪论 | 第10-17页 |
| ·混沌的定义 | 第10-11页 |
| ·混沌的研究历史 | 第11-14页 |
| ·混沌研究的现状和展望 | 第14-15页 |
| ·本文研究的意义 | 第15页 |
| ·论文的主要内容 | 第15-16页 |
| ·本章小结 | 第16-17页 |
| 第二章 混沌扩频序列 | 第17-32页 |
| ·混沌扩频序列的分类 | 第17-19页 |
| ·混沌扩频序列的性能参数 | 第19-20页 |
| ·自、互相关性 | 第19页 |
| ·自相关旁瓣和互相关均方根值 | 第19-20页 |
| ·平衡性 | 第20页 |
| ·几种常见的混沌映射 | 第20-23页 |
| ·Logistic-map | 第20-21页 |
| ·Chebyshev-map | 第21-22页 |
| ·Tent-map | 第22-23页 |
| ·加扰动的Tent映射 | 第23-25页 |
| ·加扰动的Tent映射 | 第23页 |
| ·加扰动的Tent映射的数字实现 | 第23-24页 |
| ·仿真实验及结果分析 | 第24-25页 |
| ·随机扰动幅度的选取 | 第24页 |
| ·仿真结果分析 | 第24-25页 |
| ·改进型的Tent映射 | 第25-31页 |
| ·改进型的Tent映射不存在小周期 | 第25-27页 |
| ·改进型的Tent映射的数字实现 | 第27-29页 |
| ·直接序列扩频通信系统仿真 | 第29-30页 |
| ·仿真实验与结果分析 | 第30-31页 |
| ·结论 | 第31页 |
| ·本章小结 | 第31-32页 |
| 第三章 混沌序列的数字化 | 第32-40页 |
| ·数字混沌序列的产生方法 | 第32-34页 |
| ·Logistic-map数字化 | 第34页 |
| ·Tent-map数字化 | 第34-35页 |
| ·Chebyshev-map数字化 | 第35-38页 |
| ·k阶Chebyshev混沌序列的数字化 | 第35-36页 |
| ·k阶Chebyshev混沌序列的数字实现原理框图 | 第36-37页 |
| ·第i块模块的功能原理图 | 第37-38页 |
| ·本章小结 | 第38-40页 |
| 第四章 混沌序列的FPGA电路实现 | 第40-69页 |
| ·FPGA开发环境及硬件平台 | 第40-47页 |
| ·Verilog HDL语言 | 第40-41页 |
| ·Quartus Ⅱ设计流程 | 第41-43页 |
| ·ModelSim简介 | 第43-44页 |
| ·FPGA硬件平台 | 第44-47页 |
| ·Chebyshev映射FPGA电路实现 | 第47-50页 |
| ·2阶Chebyshev混沌序列的数字化 | 第50-54页 |
| ·2阶Chebyshev混沌序列数字化硬件实现原理 | 第50-53页 |
| ·数值分析 | 第53-54页 |
| ·结论 | 第54页 |
| ·4阶Chebyshev混沌序列的数字化 | 第54-58页 |
| ·4阶Chebyshev混沌序列数字化硬件实现原理 | 第55-57页 |
| ·数值分析 | 第57-58页 |
| ·结论 | 第58页 |
| ·8阶Chebyshev混沌序列的数字化 | 第58-65页 |
| ·8阶Chebyshev混沌序列数字化硬件实现原理 | 第59-62页 |
| ·数值分析 | 第62-65页 |
| ·结论 | 第65页 |
| ·Logistic映射的FPGA电路实现 | 第65-68页 |
| ·本章小结 | 第68-69页 |
| 第五章 全文总结及展望 | 第69-71页 |
| 参考文献 | 第71-76页 |
| 附录Ⅰ 部分设计程序 | 第76-78页 |
| 附录Ⅱ 引脚分配 | 第78-80页 |
| 附录Ⅲ 攻读硕士学位期间参与的项目及取得的成果 | 第80-82页 |
| 附录Ⅳ | 第82-88页 |
| 致谢 | 第88页 |