中文摘要 | 第1页 |
英文摘要 | 第3-6页 |
第一章 引言 | 第6-10页 |
·选题意义 | 第6-7页 |
·研究现状 | 第7-8页 |
·本文的主要内容 | 第8-10页 |
第二章 TTCM的基本原理 | 第10-14页 |
·TTCM编码调制端的结构 | 第10-12页 |
·TCM的基本结构 | 第10-11页 |
·交织器的选取 | 第11-12页 |
·TTCM解调译码器的结构 | 第12-14页 |
第三章 TTCM的具体实现结构与算法 | 第14-29页 |
·TTCM编码调制器的设计 | 第14-22页 |
·TTCM编码调制器结构的确立 | 第14-16页 |
·交织器的选取 | 第16-22页 |
·交织方法的介绍与交织图样的选择 | 第17-21页 |
·交织器性能比较 | 第21-22页 |
·子编码器的归零处理 | 第22页 |
·TTCM解调译码器的算法与简化 | 第22-29页 |
·MAP算法 | 第22-25页 |
·MAX-LOG-MAP算法及其算法简化 | 第25-29页 |
第四章 TTCM编码调制器与解调译码器的DSP实现 | 第29-40页 |
·TTCM编码调制器的DSP实现 | 第29-33页 |
·信息数据接收单元 | 第29-30页 |
·RSC子编码器的实现 | 第30-31页 |
·交织器与解交织器的实现 | 第31-32页 |
·截余处理单元 | 第32页 |
·性能分析 | 第32-33页 |
·TTCM解调译码器的DSP实现 | 第33-40页 |
·确定接收信号的量化准则 | 第34页 |
·第一次先验信息的计算 | 第34-35页 |
·MAX-LOG-MAP算法单元 | 第35-38页 |
·如何保证获得尽量低的误码率 | 第35-36页 |
·如何尽量减少解调译码的延时 | 第36-37页 |
·如何尽量减少解调译码占用的存储空间 | 第37-38页 |
·硬判决单元 | 第38页 |
·测试结果 | 第38-40页 |
第五章 TTCM编码调制与解调译码系统的实现 | 第40-48页 |
·TTCM系统的搭建构思 | 第40-41页 |
·实现TTCM系统的各模块的软硬件介绍 | 第41-48页 |
·PC机上的通信端口 | 第41页 |
·接口电路 | 第41-42页 |
·DSP上的数据发送与接收模块 | 第42-48页 |
·多通道缓冲串行口McBSP简介 | 第42-43页 |
·McBSP各个寄存器的配置 | 第43-44页 |
·直接存储器访问DMA简介 | 第44-45页 |
·TMS320VC5402中DMA各寄存器的配置 | 第45-46页 |
·McBSP+DMA软件UART的程序流程 | 第46-48页 |
第六章 结论 | 第48-50页 |
参考文献 | 第50-52页 |
致谢 | 第52-53页 |
在学期间发表的学术论文和参加科研情况 | 第53页 |