基于FPGA的机载高速数据记录系统的研究
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-9页 |
·课题研究的目的与意义 | 第7页 |
·论文主要研究内容 | 第7-8页 |
·论文基本结构 | 第8-9页 |
第二章 硬盘接口原理 | 第9-20页 |
·硬盘的结构及工作原理 | 第9-11页 |
·硬盘的物理结构及工作原理 | 第9页 |
·硬盘的逻辑结构-磁道、柱面、扇区 | 第9-10页 |
·硬盘的主要参数 | 第10-11页 |
·ATA接口标准 | 第11-20页 |
·数据的传输方式 | 第12-13页 |
·ATA接口信号 | 第13-15页 |
·硬盘的寻址方法 | 第15页 |
·ATA接口寄存器 | 第15-18页 |
·硬盘操作及其实现途径 | 第18-20页 |
第三章 用硬件描述语言及可编程逻辑器件设计电路 | 第20-35页 |
·利用硬件描述语言设计电路 | 第20-23页 |
·硬件描述语言概述 | 第20页 |
·利用硬件描述语言设计电路的方法 | 第20-22页 |
·利用VHDL语言设计电路的优点 | 第22-23页 |
·用可编程器件实现电路功能 | 第23-26页 |
·FPGA的内部结构 | 第23-25页 |
·可编程器件选型的方法 | 第25-26页 |
·本课题所用到的FPGA设计技术 | 第26-34页 |
·同步时序设计 | 第26-27页 |
·输入信号的同步方法 | 第27-28页 |
·同步状态机设计技术 | 第28-30页 |
·模块化设计及模块复用 | 第30-31页 |
·电路延时技术 | 第31页 |
·正确处理门控时钟 | 第31-34页 |
·本课题所用开发软件介绍 | 第34-35页 |
第四章 高速数据记录系统的设计 | 第35-66页 |
·系统总体设计 | 第35-36页 |
·方案设计 | 第35-36页 |
·主要设计参数 | 第36页 |
·高速数据记录控制器总体设计 | 第36-40页 |
·控制器详细设计 | 第40-66页 |
·PLL模块 | 第41-43页 |
·计数器模块 | 第43-44页 |
·硬盘复位模块 | 第44-46页 |
·寄存器传输模块 | 第46-49页 |
·UDMA数据传输模块 | 第49-62页 |
·模块级联 | 第62-63页 |
·时序约束 | 第63-66页 |
第五章 仿真验证结果及分析 | 第66-75页 |
第六章 总结与展望 | 第75-76页 |
参考文献 | 第76-77页 |
发表或已录用论文 | 第77-78页 |
致谢 | 第78页 |