| 第1章 绪论 | 第1-14页 |
| ·引言 | 第10页 |
| ·课题采用IS-95系统原因 | 第10-12页 |
| ·课题来源 | 第12页 |
| ·课题的具体任务 | 第12页 |
| ·课题研究的意义 | 第12-13页 |
| ·本章小结 | 第13-14页 |
| 第2章 家庭智能化 | 第14-20页 |
| ·家庭智能化介绍 | 第14-15页 |
| ·家庭智能化的实现方案 | 第15-19页 |
| ·基于ARM的家庭信息中心功能 | 第15-16页 |
| ·以ARM为核心的家庭信息中心的结构 | 第16-17页 |
| ·基于ARM的家庭信息中心模型 | 第17页 |
| ·家庭信息中心的软件设计 | 第17-19页 |
| ·方案验证 | 第19页 |
| ·本章小结 | 第19-20页 |
| 第3章 IS-95系统反向链路及其实现 | 第20-30页 |
| ·CDMA的通信系统原理 | 第20-22页 |
| ·IS-95CDMA系统及其反向链路 | 第22-27页 |
| ·IS-95 CDMA系统简介 | 第22页 |
| ·IS-95系统反向链路介绍 | 第22-24页 |
| ·IS-95系统反向链路中接入信道介绍 | 第24-25页 |
| ·IS-95系统反向链路业务信道介绍 | 第25-27页 |
| ·IS-95CDMA系统反向链路的实现 | 第27-30页 |
| 第4章 CPLD及其在方案中的应用 | 第30-45页 |
| ·CPLD/FPGA理论 | 第30-36页 |
| ·ASIC简介 | 第30页 |
| ·FPGA/CPLD技术 | 第30-32页 |
| ·Altera公司的CPLD特点及结构功能 | 第32-36页 |
| ·CPLD在本方案中的应用 | 第36-45页 |
| ·实现原理模型图 | 第36-37页 |
| ·IS-95系统CRC原理及其实现 | 第37-39页 |
| ·F1F0信道数据缓冲模块设计 | 第39-40页 |
| ·并串转换模块设计 | 第40-41页 |
| ·握手模块的实现 | 第41页 |
| ·IS-95PN码理论和FPGA实现 | 第41-45页 |
| 第5章 TMS320VC5410及其在方案中的应用 | 第45-64页 |
| ·DSP介绍 | 第45-49页 |
| ·DSP技术总述 | 第45-47页 |
| ·TMS320VC5410 DSP | 第47-49页 |
| ·系统仿真 | 第49-53页 |
| ·总述 | 第49页 |
| ·信道编码仿真 | 第49-51页 |
| ·反向链路调制的仿真 | 第51-53页 |
| ·系统实现 | 第53-63页 |
| ·系统的整体设计 | 第53页 |
| ·卷积编码设计 | 第53-54页 |
| ·符号重复 | 第54-55页 |
| ·交织器 | 第55-58页 |
| ·W(64,6)沃尔什编码 | 第58-60页 |
| ·数据突发随机数发生器 | 第60-61页 |
| ·基带滤波器 | 第61-63页 |
| ·OQPSK实现 | 第63页 |
| ·本章小结 | 第63-64页 |
| 第6章 IS-95关键技术的研究及仿真 | 第64-75页 |
| ·现有IS-95CDMA系统扩频码 | 第64-65页 |
| ·CDMA系统对扩频码的要求 | 第64页 |
| ·IS-95系统中的PN码 | 第64-65页 |
| ·混沌的基本理论 | 第65-68页 |
| ·混沌的定义 | 第65页 |
| ·混沌运动的基本特征 | 第65-66页 |
| ·混沌模型 | 第66-67页 |
| ·重要模型logistic的性质 | 第67-68页 |
| ·混沌序列数字化的研究 | 第68-74页 |
| ·混沌序列数字化的方法 | 第68-69页 |
| ·数字混沌序列的性能分析标准 | 第69-71页 |
| ·数字混沌序列在系统平台上的实现 | 第71-73页 |
| ·混沌序列作为扩频码的准则 | 第73-74页 |
| ·本章小结 | 第74-75页 |
| 第7章 系统调试及测试分析 | 第75-81页 |
| ·调试数据的产生 | 第75-78页 |
| ·RS232串口 | 第75-77页 |
| ·系统数据产生测试软件 | 第77-78页 |
| ·开发平台的硬件调试 | 第78-79页 |
| ·CPLD和DSP电路和软件调试 | 第79-80页 |
| ·系统联接调试及分析 | 第80页 |
| ·本章小结 | 第80-81页 |
| 结论 | 第81-83页 |
| 参考文献 | 第83-87页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第87-88页 |
| 致谢 | 第88-89页 |
| 附录A 系统的电路原理图 | 第89-90页 |
| 附录B 系统的PCB图 | 第90页 |