基于FPGA的IIR数字滤波器的设计与实现
摘要 | 第1-7页 |
Abstract | 第7-10页 |
第1章 绪论 | 第10-15页 |
·课题的研究目的和意义 | 第10-11页 |
·国内外研究现状 | 第11-13页 |
·课题完成的工作 | 第13-14页 |
·论文组织结构 | 第14-15页 |
第2章 DSP基本算法模块的设计 | 第15-26页 |
·加法器 | 第15-18页 |
·乘法器 | 第18-22页 |
·乘累加器 | 第22-25页 |
·传统乘累加结构 | 第22页 |
·用分布式算法来提高MAC速度 | 第22-25页 |
·小结 | 第25-26页 |
第3章 IIR数字滤波器及其设计方法 | 第26-38页 |
·IIR数字滤波器基础 | 第26-31页 |
·IIR数字滤波器的基本结构 | 第27-30页 |
·IIR数字滤波器的设计 | 第30-31页 |
·分布式算法IIR滤波器的设计 | 第31-36页 |
·串行分布式IIR滤波器 | 第32-33页 |
·并行分布式IIR滤波器 | 第33-35页 |
·串并结合分布式IIR滤波器 | 第35-36页 |
·滤波器硬件实现的相关问题 | 第36-37页 |
·小结 | 第37-38页 |
第4章 基于FPGA的IIR滤波器的硬件实现 | 第38-60页 |
·器件介绍和系统开发环境 | 第38-39页 |
·Cyclone TM器件 | 第38-39页 |
·开发工具Quartus Ⅱ简介 | 第39页 |
·利用Matlab对IIR滤波器进行数字建模 | 第39-42页 |
·系数的量化 | 第42-45页 |
·IIR滤波器功能模块的划分 | 第45-47页 |
·基本二阶节各功能模块的具体实现 | 第47-57页 |
·延时模块的设计与实现 | 第47-48页 |
·并串转换模块的设计与实现 | 第48-50页 |
·查找表模块的设计与实现 | 第50-52页 |
·DA模块的设计与实现 | 第52-56页 |
·加法器模块的设计与实现 | 第56页 |
·控制模块的设计与实现 | 第56-57页 |
·顶层文件的设计与实现 | 第57页 |
·IIR滤波器的整体设计 | 第57-59页 |
·小结 | 第59-60页 |
第5章 IIR滤波器的设计与验证 | 第60-72页 |
·测试系统的组成 | 第60页 |
·实验电路 | 第60-63页 |
·实验结果与分析 | 第63-70页 |
·系统特点 | 第70-71页 |
·小结 | 第71-72页 |
结论 | 第72-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-80页 |
攻读硕士学位期间发表的论文及科研成果 | 第80页 |