摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-12页 |
·移动通信的发展过程 | 第8-9页 |
·CDMA技术的基本原理和特点 | 第9-10页 |
·FPGA设计 | 第10页 |
·论文研究内容及结构安排 | 第10-12页 |
第二章 信道编码原理 | 第12-23页 |
·信道编码简介 | 第12-13页 |
·有噪信道编码定理 | 第13页 |
·信道编码的分类 | 第13-14页 |
·卷积码简介 | 第14-20页 |
·卷积码的编码原理 | 第14页 |
·卷积码的解析表示法 | 第14-17页 |
·卷积码的图形表示法 | 第17-19页 |
·卷积码的译码 | 第19-20页 |
·交织器 | 第20-23页 |
第三章 频偏及载波同步技术 | 第23-43页 |
·频偏简介 | 第23-28页 |
·载波频差产生的原因 | 第23-25页 |
·载波频差对码同步及系统的影响 | 第25-28页 |
·载波同步技术 | 第28-43页 |
·载波同步中的估计理论 | 第28-32页 |
·克拉美一劳界 | 第29页 |
·极大似然估计 | 第29-32页 |
·载波同步方法的分类 | 第32-34页 |
·面向判决环 | 第34-36页 |
·面向非判决环 | 第36-42页 |
·平方环 | 第38-40页 |
·科斯塔斯环 | 第40-42页 |
·面向非判决环与面向非判决环的比较 | 第42-43页 |
第四章 MT-DS-CDMA系统编码及载波同步方案设计和分析 | 第43-54页 |
·MT-DS-CDMA系统介绍 | 第43-45页 |
·MT-DS-CDMA系统编码方案设计 | 第45-48页 |
·MT-DS-CDMA系统载波同步方案设计 | 第48-54页 |
·副载波锁相原理 | 第48-51页 |
·副载波锁相性能分析 | 第51-54页 |
第五章 仿真结果与分析 | 第54-63页 |
·编码方案仿真结果与分析 | 第54-55页 |
·卷积码在AWGN信道下的仿真结果与分析 | 第54-55页 |
·卷积码在Rayleigh信道下的仿真结果与分析 | 第55页 |
·载波同步仿真结果与分析 | 第55-63页 |
·伪码不同步时副载波跟踪仿真结果 | 第56-59页 |
·频偏估计仿真方法描述 | 第56页 |
·频偏估计仿真结果与分析 | 第56-57页 |
·频偏动态跟踪仿真方法描述 | 第57页 |
·频偏动态跟踪仿真结果与分析 | 第57-59页 |
·伪码准确同步时副载波跟踪仿真结果 | 第59-63页 |
·频偏估计仿真方法描述 | 第59页 |
·频偏估计仿真结果与分析 | 第59-60页 |
·频偏动态跟踪仿真方法描述 | 第60页 |
·频偏动态跟踪仿真结果与分析 | 第60-63页 |
第六章 FPGA硬件实现设计和系统测试 | 第63-78页 |
·硬件系统设计──从概念到实现 | 第63-65页 |
·FPGA硬件实现环境 | 第65-66页 |
·硬件实现模块介绍 | 第66-69页 |
·编码扩频加扰模块硬件实现模块介绍 | 第66-67页 |
·载波同步硬件实现模块介绍 | 第67-69页 |
·仿真验证结果 | 第69-71页 |
·编码扩频加扰模块仿真验证结果 | 第69-70页 |
·频偏估计模块仿真验证结果 | 第70-71页 |
·板上系统测试 | 第71-78页 |
·编码扩频加扰模块板上系统测试 | 第71-74页 |
·编码扩频加扰模块测试流程 | 第71-72页 |
·编码扩频加扰模块测试结果 | 第72-74页 |
·载波同步模块板上系统测试 | 第74-78页 |
·频偏估计测试流程 | 第74页 |
·频偏估计测试结果 | 第74-75页 |
·频偏跟踪测试流程 | 第75页 |
·频偏跟踪测试结果 | 第75-78页 |
参考文献 | 第78-80页 |
致谢 | 第80-81页 |
作者攻读学位期间发表的学术论文目录 | 第81页 |