通用型8位MCU内核设计及应用
| 中文摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·MCU 的发展 | 第7-8页 |
| ·MCU 的应用 | 第8-10页 |
| ·本论文的研究意义 | 第10-11页 |
| ·本论文的任务与目标 | 第11-12页 |
| ·本文内容与章节安排 | 第12-13页 |
| 第二章 MCU 架构的研究与设计 | 第13-20页 |
| ·MCU 的架构 | 第13-14页 |
| ·CORE(内核)的分析 | 第14-20页 |
| ·流水线结构 | 第15-16页 |
| ·Core 的基本构成 | 第16-17页 |
| ·Core 的指令设置 | 第17-19页 |
| ·Core 的相关寄存器设置 | 第19-20页 |
| 第三章 Core 的设计 | 第20-30页 |
| ·ALU 的设计 | 第20-26页 |
| ·Sum 的电路设计 | 第21-23页 |
| ·Cout(Co)“进位”电路设计 | 第23页 |
| ·Ain 的输入结构 | 第23-24页 |
| ·ALU 的位结构 | 第24-26页 |
| ·CORE 的时钟系统设计 | 第26-28页 |
| ·CORE 的时序设计 | 第28-30页 |
| ·指令寄存器和译码模块的时序 | 第28-29页 |
| ·ALU 操作时序 | 第29-30页 |
| 第四章 MCU 几个关键电路的设计 | 第30-44页 |
| ·PC 和STACK 的设计 | 第30-39页 |
| ·PC 的设计 | 第32-34页 |
| ·STACK(堆栈寄存器) | 第34-39页 |
| ·RAM 的设计 | 第39-44页 |
| ·RAM 位单元 | 第40页 |
| ·预充电电路 | 第40-41页 |
| ·数据放大读写电路 | 第41-42页 |
| ·译码电路 | 第42-44页 |
| 第五章 Core 的应用设计 | 第44-64页 |
| ·存储器结构 | 第46-55页 |
| ·程序存储器 | 第46-47页 |
| ·数据存储器 | 第47-48页 |
| ·特殊寄存器描述 | 第48-55页 |
| ·I/O 端口结构 | 第55-59页 |
| ·模块设计 | 第59-64页 |
| ·ADC 的设计 | 第59-60页 |
| ·中断系统的设计 | 第60-61页 |
| ·复位电路的设计 | 第61-62页 |
| ·定时/计数器TMR0 的设计 | 第62-64页 |
| 第六章 仿真与验证 | 第64-74页 |
| ·4 相时钟的仿真 | 第65-66页 |
| ·core 的仿真 | 第66-68页 |
| ·MCU 相关电路的仿真 | 第68-72页 |
| ·中断电路的仿真 | 第68-69页 |
| ·休眠逻辑的仿真 | 第69-70页 |
| ·8 位ADC 的仿真 | 第70-71页 |
| ·看门狗定时器的仿真 | 第71-72页 |
| ·FPGA 验证 | 第72-73页 |
| ·总结 | 第73-74页 |
| 第七章 版图与流片 | 第74-76页 |
| 第八章 后记 | 第76-77页 |
| 参考文献 | 第77-79页 |
| 攻读学位期间发表论文著作 | 第79-80页 |
| 致谢 | 第80页 |