AES算法在移动存储加密系统中的硬件设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第一章 绪论 | 第9-15页 |
| ·课题的研究背景 | 第9-10页 |
| ·研究现状 | 第10-13页 |
| ·硬盘加密的原理概要 | 第10-12页 |
| ·用FPGA 实现AES 算法 | 第12页 |
| ·用ASIC 实现AES 算法 | 第12-13页 |
| ·本文的主要工作与创新点 | 第13页 |
| ·本文的组织结构 | 第13-14页 |
| ·本章小节 | 第14-15页 |
| 第二章 AES 算法简介 | 第15-30页 |
| ·AES 算法简介 | 第15-16页 |
| ·AES 算法的结构 | 第16-19页 |
| ·AES 算法中的数学知识 | 第19-21页 |
| ·有限域 | 第19页 |
| ·域上的多项式 | 第19-20页 |
| ·字节运算和字运算 | 第20-21页 |
| ·AES 算法的原理 | 第21-29页 |
| ·加密的基本轮变换 | 第21-25页 |
| ·解密的基本轮变换 | 第25-27页 |
| ·子密钥的生产 | 第27-29页 |
| ·密钥扩展 | 第27-29页 |
| ·子密钥的选取 | 第29页 |
| ·本章小结 | 第29-30页 |
| 第三章AES 算法的安全性 | 第30-38页 |
| ·分组密码的一般设计原则 | 第30页 |
| ·AES 算法的安全性分析 | 第30-37页 |
| ·密码分析的分类 | 第31页 |
| ·蛮力攻击 | 第31页 |
| ·差分与线性密码分析 | 第31-32页 |
| ·宽轨迹设计策略 | 第32-33页 |
| ·插值攻击 | 第33-34页 |
| ·弱密钥分析 | 第34页 |
| ·Square 攻击 | 第34-37页 |
| ·密钥相关攻击 | 第37页 |
| ·本章小结 | 第37-38页 |
| 第四章 AES 算法在FPGA 上的优化设计 | 第38-60页 |
| ·AES 加、解密系统的实现方式 | 第38-39页 |
| ·AES 算法的基本模块 | 第39-41页 |
| ·AES 算法的工作模式和结构 | 第41-45页 |
| ·外部流水线结构 | 第41-43页 |
| ·内部流水线结构 | 第43-44页 |
| ·循环展开结构 | 第44-45页 |
| ·加、解密模块的设计 | 第45-52页 |
| ·基本轮变换的硬件设计 | 第45-49页 |
| ·加、解密单元的结构设计 | 第49-52页 |
| ·接口模块设计 | 第52-53页 |
| ·输入接口设计 | 第52-53页 |
| ·输出接口设计 | 第53页 |
| ·初始密钥生产模块 | 第53-54页 |
| ·密钥扩展模块设计 | 第54-56页 |
| ·控制模块设计 | 第56-58页 |
| ·输出轮常数控制 | 第57页 |
| ·子密钥存储控制 | 第57-58页 |
| ·每一级流水线的控制 | 第58页 |
| ·内部流水线的控制 | 第58页 |
| ·数据输入、输出的控制 | 第58页 |
| ·本章小节 | 第58-60页 |
| 第五章 系统优化及仿真测试 | 第60-67页 |
| ·系统优化 | 第60-61页 |
| ·仿真测试 | 第61-66页 |
| ·输入接口模块测试 | 第62页 |
| ·密钥扩展模块仿真 | 第62-63页 |
| ·加解密模块仿真 | 第63-66页 |
| ·本章小节 | 第66-67页 |
| 第六章 总结与展望 | 第67-69页 |
| ·研究工作总结 | 第67页 |
| ·研究展望 | 第67-69页 |
| 参考文献 | 第69-71页 |
| 致谢 | 第71-72页 |
| 攻读硕士期间发表的学术论文 | 第72页 |