首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于FPGA的仿核信号发生器研究

中文摘要第1-4页
英文摘要第4-9页
1 绪论第9-13页
   ·选题依据及研究意义第9页
   ·国内外研究现状及发展趋势第9-10页
   ·本论文的研究内容及结构安排第10-11页
   ·本章小结第11-13页
2 仿核信号发生器的设计原理第13-29页
   ·核信号的统计特性及数学描述第13-15页
     ·核事件计数率的泊松分布描述第13-14页
     ·核信号时间间隔的指数分布描述第14-15页
     ·核信号幅度的高斯分布描述第15页
   ·随机数的产生机制第15-21页
     ·均匀分布随机数概述第15-16页
     ·均匀分布随机数的各种算法第16-18页
     ·各种产生随机数算法的比较分析第18-19页
     ·指数分布随机数的生成算法第19页
     ·高斯分布随机数的生成算法第19-21页
   ·FPGA 设计基础第21-28页
     ·FPGA 的结构和特点第21-23页
     ·FPGA 设计流程第23-25页
     ·硬件描述语言(HDL)第25-27页
     ·FPGA 开发环境Quartus II第27-28页
   ·本章小结第28-29页
3 仿核信号发生器整体设计方案第29-35页
   ·整体设计方案第29-30页
   ·系统时钟方案设计第30-31页
   ·提高系统性能及可靠性的方案第31-33页
     ·提高数字系统性能的方案第31-32页
     ·提高数字系统可靠性的方案第32-33页
   ·主要性能指标第33-34页
   ·本章小结第34-35页
4 用于仿核信号发生器的 FPGA 芯片设计第35-57页
   ·FPGA 芯片结构规划第35页
   ·周期脉冲发生模块第35-40页
     ·周期脉冲信号的产生原理第35-36页
     ·正负脉冲发生单元的设计第36-37页
     ·延迟器的设计第37-38页
     ·数量控制器的设计第38-39页
     ·极性控制器的设计第39页
     ·编程实现第39-40页
   ·随机脉冲发生模块第40-46页
     ·泊松分布随机脉冲的产生原理第40-41页
     ·均匀随机数发生器的设计第41-42页
     ·伯努利试验模块的设计第42页
     ·单稳态脉冲展宽电路的设计第42-44页
     ·脉冲检测电路的设计第44-45页
     ·编程实现第45-46页
   ·DDS 信号发生模块第46-51页
     ·DDS 的工作原理及组成第46-47页
     ·频率字载入模块的设计第47-48页
     ·相位字载入模块的设计第48-49页
     ·相位累加器的设计第49-50页
     ·相位调制器的设计第50-51页
     ·波形存储表第51页
     ·编程实现第51页
   ·串口收发模块第51-54页
     ·RS-232 异步通信第52页
     ·波特率发生器第52-53页
     ·RS-232 发送端第53-54页
     ·RS-232 接收端第54页
   ·芯片引脚功能定义第54页
   ·本章小结第54-57页
5 仿核信号发生器的硬件电路设计第57-63页
   ·电源电路设计第57页
   ·时钟电路设计第57-58页
   ·复位电路设计第58页
   ·FPGA 配置电路设计第58页
   ·按键和指示灯电路设计第58-59页
   ·串口通讯电路设计第59-60页
   ·信号处理电路设计第60页
   ·印制电路板设计第60-61页
   ·本章小结第61-63页
6 系统的调试与性能测试第63-73页
   ·FPGA 的下载与配置第63页
   ·FPGA 的仿真与验证第63-66页
     ·周期脉冲输出模式仿真第64页
     ·随机脉冲输出模式仿真第64-65页
     ·DDS 输出模式仿真第65-66页
     ·仿真与验证结论第66页
   ·利用SignalTap II 逻辑分析仪进行在线测试第66-68页
   ·测试数据的Matlab 软件分析第68-71页
     ·随机脉冲时间上的统计分布检验第69-70页
     ·随机脉冲幅度上的统计分布检验第70-71页
   ·本章小结第71-73页
7 总结与展望第73-75页
致谢第75-77页
参考文献第77-79页
附录:A. 作者在攻读硕士学位期间发表的论文目录第79-84页
 B. 作者在攻读硕士学位期间参加的科研课题目录第79页
 C. 仿核信号发生器PCB 版图第79-80页
 D. 仿核信号发生器实验装置第80-81页
 E. 随机脉冲发生模块部分Verilog HDL 程序第81-84页

论文共84页,点击 下载论文
上一篇:一种Sigma-Delta ADC中抽取滤波器的研究
下一篇:一种基于0.18μm CMOS工艺的电流舵D/A转换器的设计