摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-13页 |
·引言 | 第7页 |
·课题的研究意义 | 第7-8页 |
·算术编码的发展历程及研究现状 | 第8-9页 |
·MQ编码器的硬件实现平台 | 第9-12页 |
·本文研究的内容和结构 | 第12-13页 |
第二章 MQ编码器的编码分析 | 第13-34页 |
·算术编码原理 | 第13-20页 |
·Elias编码 | 第13-15页 |
·现代算术编码 | 第15-20页 |
·算术编码在MQ编码器中的改进 | 第20-26页 |
·MQ编码器的结构 | 第20-21页 |
·MQ编码器的编码方式 | 第21-26页 |
·MQ编码器的操作流程 | 第26-32页 |
·初始化过程 | 第26页 |
·MPS/LPS编码流程 | 第26-29页 |
·重归一化流程 | 第29-30页 |
·字节输出流程 | 第30-31页 |
·编码器的终结 | 第31-32页 |
·本章小结 | 第32-34页 |
第三章 MQ编码器的高速VLSI设计 | 第34-49页 |
·MQ编码器各部件的硬件实现分析 | 第34-37页 |
·状态的启动和迁移 | 第34-35页 |
·概率区间的划分 | 第35-36页 |
·字节输出的控制 | 第36页 |
·终结流程的优化 | 第36-37页 |
·MQ编码器的高速流水线设计 | 第37-46页 |
·第一级流水级 | 第39-41页 |
·第二级流水级 | 第41-42页 |
·第三级流水级 | 第42-43页 |
·第四级流水级 | 第43-46页 |
·流水线时序时钟分析 | 第46-48页 |
·本章小结 | 第48-49页 |
第四章 综合仿真验证与分析 | 第49-57页 |
·综合结果与静态时序分析 | 第49-54页 |
·仿真验证流程 | 第54页 |
·仿真波形图 | 第54-56页 |
·性能分析与比较 | 第56页 |
·本章小结 | 第56-57页 |
第五章 总结和展望 | 第57-59页 |
·总结 | 第57-58页 |
·展望 | 第58-59页 |
参考文献 | 第59-62页 |
附录 | 第62-81页 |
附录一 test_mq_top测试代码 | 第62-67页 |
附录二 MQ编码器状态机控制部分的verilog代码 | 第67-79页 |
附录三 状态迁移相应的ram.hex文件内容 | 第79页 |
附录四 状态迁移相应的rom.hex文件内容 | 第79-80页 |
附录五 顶层模块图 | 第80-81页 |
致谢 | 第81-82页 |
攻读学位期间主要的研究成果 | 第82页 |