摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第11-17页 |
1.1 研究背景与意义 | 第11-12页 |
1.2 国内外研究现状与趋势 | 第12-15页 |
1.2.1 基于线阵超声的连续多点聚焦国内外研究进展 | 第12-13页 |
1.2.2 超声聚焦技术研究发展 | 第13-15页 |
1.3 论文研究目标 | 第15页 |
1.4 论文主要研究内容及安排 | 第15-17页 |
第2章 相控阵超声聚焦原理分析 | 第17-27页 |
2.1 超声相控阵聚焦原理概述 | 第17-24页 |
2.1.1 超声相控阵聚焦原理概述 | 第17-18页 |
2.1.2 超声换能器选择 | 第18-21页 |
2.1.3 超声相控阵发射与接收 | 第21-22页 |
2.1.4 延迟时间计算 | 第22-24页 |
2.2 超声相控阵聚焦应用概述 | 第24-25页 |
2.2.1 超声相控阵聚焦在成像诊断应用简介 | 第24页 |
2.2.2 超声相控阵聚焦在超声治疗应用简介 | 第24-25页 |
2.3 超声相控阵一维线阵多焦点聚焦原理概述 | 第25页 |
2.4 本章小结 | 第25-27页 |
第3章 相控阵超声发射系统方案设计 | 第27-33页 |
3.1 相控阵超声发射系统总体方案设计 | 第27-28页 |
3.2 USB3.0转FPGA接口电路方案设计 | 第28页 |
3.3 探头转换板方案设计 | 第28-30页 |
3.4 驱动电路方案设计 | 第30-31页 |
3.5 ACDC电源设计方案 | 第31页 |
3.6 本章小结 | 第31-33页 |
第4章 系统硬件设计与实现 | 第33-47页 |
4.1 Cadence Allegro SPB 16.3软件概述及设计流程 | 第33-36页 |
4.1.1 Cadence Allegro SPB 16.3软件概述 | 第33-35页 |
4.1.2 Cadence Allegro SPB 16.3设计流程 | 第35-36页 |
4.2 控制系统硬件电路设计 | 第36-41页 |
4.2.1 FPGA芯片I/O BANKS分配 | 第36-37页 |
4.2.2 FPGA外围硬件电路设计 | 第37-41页 |
4.3 驱动电路硬件设计与实现 | 第41-45页 |
4.3.1 高压脉冲芯片与模拟开关芯片及其外围电路 | 第41-42页 |
4.3.2 模拟前端芯片及其外围电路设计 | 第42-43页 |
4.3.3 存储电路设计 | 第43-44页 |
4.3.4 系统的硬件实现 | 第44-45页 |
4.4 本章小结 | 第45-47页 |
第5章 FPGA逻辑功能模块设计 | 第47-63页 |
5.1 FPGA编程设计概述 | 第47-49页 |
5.1.1 FPGA编程原理 | 第47-48页 |
5.1.2 FPGA开发设计流程 | 第48-49页 |
5.2 后端FPGA模块的设计 | 第49-54页 |
5.2.1 DDR3 SDRAM模块的FPGA逻辑设计 | 第49-50页 |
5.2.2 USB3.0串口模块的FPGA逻辑设计 | 第50-53页 |
5.2.3 后端FPGA的local_bus模块设计 | 第53-54页 |
5.3 相控阵超声聚焦发射延迟的FPGA设计 | 第54-59页 |
5.3.1 相控阵超声聚焦发射延迟原理 | 第54-55页 |
5.3.2 发射延迟模块的FPGA设计思路 | 第55-57页 |
5.3.3 发射延迟控制模块的FPGA设计 | 第57-58页 |
5.3.4 延迟发射模块的FPGA设计 | 第58-59页 |
5.4 逻辑时序仿真 | 第59-61页 |
5.5 本章小结 | 第61-63页 |
第6章 系统的测试与验证 | 第63-71页 |
6.1 驱动电路测试与分析 | 第63-64页 |
6.2 声场扫描仪对该系统的性能测试与分析 | 第64-68页 |
6.2.1 声场扫描仪 | 第64-65页 |
6.2.2 扫描结果 | 第65-67页 |
6.2.3 结果的分析对比 | 第67-68页 |
6.3 FPGA发射系统实际功能验证 | 第68-70页 |
6.4 本章小结 | 第70-71页 |
第7章 总结与展望 | 第71-73页 |
7.1 论文总结 | 第71页 |
7.2 下一步工作展望 | 第71-73页 |
参考文献 | 第73-77页 |
致谢 | 第77页 |