| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 绪论 | 第7-9页 |
| ·引言 | 第7页 |
| ·选题背景及意义 | 第7-8页 |
| ·课题主要工作 | 第8页 |
| ·论文章节安排 | 第8-9页 |
| 2 PRC-CW雷达系统及信号理论分析 | 第9-18页 |
| ·PRC-CW雷达系统框图 | 第9-10页 |
| ·PRC-CW雷达系统指标 | 第10-11页 |
| ·系统技术指标 | 第10页 |
| ·系统性能指标 | 第10-11页 |
| ·雷达系统示意图 | 第11页 |
| ·伪码调相连续波雷达信号分析 | 第11-17页 |
| ·伪码序列的特性 | 第11-13页 |
| ·伪码调相连续波雷达信号的时域分析 | 第13-17页 |
| ·本章小结 | 第17-18页 |
| 3 三坐标PRC-CW雷达的原理介绍 | 第18-28页 |
| ·伪码调相连续波雷达的测距原理 | 第18-19页 |
| ·测距原理 | 第18页 |
| ·测距性能 | 第18-19页 |
| ·伪码调相连续波雷达的测速原理 | 第19-21页 |
| ·多普勒原理 | 第19-20页 |
| ·FFT相干积累 | 第20页 |
| ·测速原理 | 第20-21页 |
| ·伪码调相连续波雷达的测角原理 | 第21-27页 |
| ·比相法测角 | 第21-22页 |
| ·比幅法测角 | 第22-27页 |
| ·本章小结 | 第27-28页 |
| 4 基于FPGA的PRC-CW雷达信号处理系统设计 | 第28-47页 |
| ·PRC-CW雷达信号处理流程图 | 第28-29页 |
| ·系统时钟 | 第29-30页 |
| ·乒乓缓存 | 第30-31页 |
| ·FFT的实现 | 第31-34页 |
| ·CFAR原理与实现 | 第34-36页 |
| ·CFAR原理 | 第34-35页 |
| ·CFAR基于FPGA的实现 | 第35-36页 |
| ·CORDIC原理与实现 | 第36-46页 |
| ·CORDIC原理 | 第37-42页 |
| ·CORDIC基于FPGA的实现 | 第42-46页 |
| ·本章小结 | 第46-47页 |
| 5 硬件电路 | 第47-60页 |
| ·多通道并行采集电路 | 第47-52页 |
| ·信号调理电路与调试 | 第47-51页 |
| ·A/D采集电路 | 第51-52页 |
| ·电平转换接口 | 第52-54页 |
| ·FPGA电路 | 第54-59页 |
| ·Xilinx FPGA简介 | 第54-56页 |
| ·FPGA信号处理电路 | 第56-59页 |
| ·本章小结 | 第59-60页 |
| 结论 | 第60-61页 |
| 致谢 | 第61-62页 |
| 参考文献 | 第62-63页 |