摘要 | 第3-5页 |
ABSTRACT | 第5-7页 |
第一章 绪论 | 第10-16页 |
1.1 研究背景 | 第10-12页 |
1.2 光模数转换概述 | 第12页 |
1.3 光模数转换系统中数据校正恢复算法 | 第12-14页 |
1.4 本文主要工作 | 第14-16页 |
第二章 光模数转换后端信号处理方案概述 | 第16-27页 |
2.1 光模数转换中后端系统架构 | 第16-19页 |
2.1.1 后端系统框架 | 第16-17页 |
2.1.2 数据校正恢复算法硬件架构 | 第17-19页 |
2.2 数据校正恢复算法逻辑架构 | 第19-22页 |
2.2.1 单块 FPGA 算法实现逻辑架构 | 第19-20页 |
2.2.2 主从 FPGA 算法实现逻辑架构 | 第20-22页 |
2.3 主从 FPGA 数据通信 | 第22-23页 |
2.4 光模数转换数据校正原理 | 第23-26页 |
2.5 本章小结 | 第26-27页 |
第三章 光模数转换中数据校正恢复算法实现 | 第27-58页 |
3.1 算法硬件实现方案 | 第27-31页 |
3.1.1 FPGA 实现 MATLAB 算法的困难分析 | 第27-28页 |
3.1.2 System Generator 及其开发流程 | 第28-31页 |
3.1.3 算法实现方案 | 第31页 |
3.2 基于 System Generator 的数据校正恢复算法实现 | 第31-34页 |
3.2.1 数据特征参数提取 | 第32-34页 |
3.2.2 数据校正恢复过程 | 第34页 |
3.3 System Generator 仿真实验 | 第34-41页 |
3.3.1 系统框图 | 第35-37页 |
3.3.2 实验结果 | 第37-39页 |
3.3.3 误差分析 | 第39-41页 |
3.4 单块 FPGA 的算法实现 | 第41-46页 |
3.4.1 双通道数据校正算法的实现 | 第41-44页 |
3.4.2 MATLAB 与 FPGA 性能分析与比较 | 第44-45页 |
3.4.3 单块 FPGA 性能瓶颈分析 | 第45-46页 |
3.5 多通道 FPGA 的算法实现 | 第46-51页 |
3.5.1 FPGA 间通信逻辑设计与实现 | 第47-51页 |
3.6 基于 FPGA 多通道数据校正算法的逻辑架构 | 第51-56页 |
3.7 本章小结 | 第56-58页 |
第四章 后端系统数据管理、存储与可视化 | 第58-71页 |
4.1 FPGA 与 PC 的通信 | 第58-60页 |
4.1.1 后端系统通信架构 | 第58-59页 |
4.1.2 设备驱动与中断的设计 | 第59-60页 |
4.2 数据可视化 | 第60-68页 |
4.2.1 后端数据管理的设计 | 第60-63页 |
4.2.2 后端数据可视化的实现 | 第63-68页 |
4.3 实验结果 | 第68-70页 |
4.4 本章小结 | 第70-71页 |
第五章 总结与展望 | 第71-74页 |
5.1 本文主要工作 | 第71-72页 |
5.2 光模数转换系统中后端数据处理展望 | 第72-74页 |
参考文献 | 第74-76页 |
致谢 | 第76-77页 |
攻读硕士学位期间已发表或录用的论文 | 第77-80页 |