抗侧道信号攻击的AES硬件设计与研究
目录 | 第2-4页 |
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第7-11页 |
第二章 AES算法及相关理论 | 第11-20页 |
2.1 引言 | 第11页 |
2.2 具体算法 | 第11-18页 |
2.2.1 基本数学运算 | 第12页 |
2.2.2 加解密流程 | 第12-14页 |
2.2.3 密钥扩展算法 | 第14-15页 |
2.2.4 行移位算法(Shiftrow) | 第15页 |
2.2.5 列混合算法(Mixcolumns) | 第15-16页 |
2.2.6 字节替换(Subbyte) | 第16-18页 |
2.3 算法建模 | 第18-19页 |
2.4 小结 | 第19-20页 |
第三章 AES电路结构实现 | 第20-36页 |
3.1 引言 | 第20页 |
3.2 电路系统结构 | 第20-23页 |
3.3 列混合模块 | 第23-25页 |
3.4 SBOX电路结构 | 第25-33页 |
3.5 密钥扩展电路结构 | 第33-35页 |
3.6 小结 | 第35-36页 |
第四章 AES侧道信号攻击 | 第36-58页 |
4.1 引言 | 第36-37页 |
4.2 AES的差分功耗分析(DPA)攻击 | 第37-41页 |
4.2.1 差分功耗分析模型 | 第37-38页 |
4.2.2 差分功耗分析算法及流程 | 第38-41页 |
4.3 AES的差分错误攻击 | 第41-49页 |
4.3.1 错误攻击模型 | 第41-43页 |
4.3.2 AES错误攻击错误传递 | 第43-44页 |
4.3.3 错误攻击算法及流程 | 第44-49页 |
4.4 AES的模板攻击 | 第49-57页 |
4.4.1 模板介绍 | 第51-53页 |
4.4.2 模板的建立 | 第53-54页 |
4.4.3 有效的预处理 | 第54-56页 |
4.4.4 模板匹配算法及验证 | 第56-57页 |
4.5 小结 | 第57-58页 |
第五章 AES抗侧道信号攻击实现方案 | 第58-74页 |
5.1 引言 | 第58-59页 |
5.2 抵御差分功耗分析的硬件设计 | 第59-68页 |
5.2.1 基于复合域的降阶方案 | 第60-63页 |
5.2.2 基于FFT算法 | 第63-68页 |
5.3 AES的校验方案 | 第68-70页 |
5.4 AES硬件测试结果 | 第70-72页 |
5.5 小结 | 第72-74页 |
第六章 未来工作展望 | 第74-75页 |
参考文献 | 第75-78页 |
硕士期间发表的论文 | 第78-79页 |
致谢 | 第79-80页 |