首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机的应用论文--信息处理(信息加工)论文--模式识别与装置论文

基于FPGA的多频EIT系统设计与实现

中文摘要第4-5页
ABSTRACT第5-6页
第1章 绪论第9-16页
    1.1 多频电阻抗成像技术简介第9-11页
    1.2 多频电阻抗成像技术发展概况第11-14页
        1.2.1 国外研究现状第11-13页
        1.2.2 国内研究现状第13-14页
    1.3 课题的主要研究内容第14页
    1.4 论文的结构安排第14-16页
第2章 基于FPGA的多频EIT系统硬件电路设计第16-42页
    2.1 硬件系统结构第16-18页
    2.2 系统时钟分配第18页
    2.3 激励电流源电路第18-23页
        2.3.1 电流源结构第19-20页
        2.3.2 基于FPGA的DDS模块第20页
        2.3.3 低波峰因数的多频激励信号源第20-21页
        2.3.4 数模转换与幅值控制电路第21-22页
        2.3.5 带有反馈回路的电压控制电流源模块第22-23页
    2.4 激励/测量开关选通单元第23-25页
    2.5 信号处理和采集电路第25-32页
        2.5.1 屏蔽电缆驱动电路第26-27页
        2.5.2 差分放大电路第27-28页
        2.5.3 抗混叠滤波电路与可编程增益放大器第28-30页
        2.5.4 A/D采集单元第30-32页
    2.6 多频数字相敏解调模块第32-36页
        2.6.1 多频正交序列解调方法第33-34页
        2.6.2 多频正交序列解调FPGA实现第34-36页
    2.7 数据缓存与传输第36-41页
        2.7.1 异步FIFO第36-37页
        2.7.2 基于EZ-USB FX2的USB 2.0 接口电路设计第37-41页
    2.8 小结第41-42页
第3章 基于FPGA多频EIT系统程序设计第42-54页
    3.1 FPGA的开发工具与开发流程第42-45页
        3.1.1 FPGA开发工具第42-43页
        3.1.2 FPGA开发流程第43-44页
        3.1.3 VHDL硬件语言第44-45页
    3.2 FPGA逻辑控制单元第45-47页
        3.2.1 PicoBlaze微控制器第45-47页
    3.3 多频EIT系统各模块编程设计第47-51页
        3.3.1 基于FPGA的外部电路控制第49页
        3.3.2 USB通讯数据传输的编程实现第49-51页
    3.4 多频EIT系统整体工作流程第51-53页
    3.5 小结第53-54页
第4章 多频EIT系统性能实验测试第54-64页
    4.1 激励电流源仿真与实验性能测试第54-59页
        4.1.1 输出波形测试第54-55页
        4.1.2 激励电流源输出电流稳定性测试第55-58页
        4.1.3 激励电流源输出阻抗测试第58-59页
    4.2 多频解调仿真和实验测试第59-61页
    4.3 多频EIT系统性能测试第61-63页
    4.4 小结第63-64页
第5章 结论和展望第64-66页
    5.1 结论第64-65页
    5.2 展望第65-66页
参考文献第66-71页
发表论文和参加科研情况说明第71-72页
致谢第72-73页

论文共73页,点击 下载论文
上一篇:基于压缩感知的图像重构匹配追踪算法研究
下一篇:基于隐式非均匀区域分割AdaBoost的行人检测算法