基于FPGA的车牌识别算法的实现
中文摘要 | 第3-4页 |
Abstract | 第4-5页 |
第1章 引言 | 第8-14页 |
1.1 研究背景 | 第8页 |
1.2 国内外现状 | 第8-11页 |
1.2.1 算法研究 | 第9-10页 |
1.2.2 实现方法 | 第10-11页 |
1.3 研究目标及内容 | 第11-12页 |
1.3.1 研究目标 | 第11-12页 |
1.3.2 研究内容 | 第12页 |
1.4 章节安排 | 第12-14页 |
第2章 整体架构设计及硬件验证平台搭建 | 第14-25页 |
2.1 车牌识别算法流程与整体架构 | 第14-17页 |
2.2 硬件验证平台关键驱动电路 | 第17-21页 |
2.2.1 SDRAM驱动电路 | 第17-19页 |
2.2.2 ADV7180驱动电路 | 第19-20页 |
2.2.3 VGA驱动电路 | 第20-21页 |
2.3 硬件验证平台的仿真与验证 | 第21-24页 |
2.4 本章小节 | 第24-25页 |
第3章 车牌定位算法的设计与硬件实现 | 第25-57页 |
3.1 车牌定位算法的设计 | 第25-38页 |
3.1.1 相关理论 | 第25-32页 |
3.1.2 车牌定位算法整体流程 | 第32-33页 |
3.1.3 基于Sobel算子的边缘提取 | 第33-34页 |
3.1.4 连通区域标记算法去除噪点 | 第34-36页 |
3.1.5 区域增长与车牌定位 | 第36-37页 |
3.1.6 车牌定位算法Matlab验证 | 第37-38页 |
3.2 车牌定位模块的硬件实现 | 第38-52页 |
3.2.1 整体架构 | 第39-40页 |
3.2.2 边缘提取与二值化模块硬件实现 | 第40-42页 |
3.2.3 连通区域标记与去噪点模块硬件实现 | 第42-49页 |
3.2.4 形态学运算模块硬件实现 | 第49-50页 |
3.2.5 车牌筛选模块硬件实现 | 第50-52页 |
3.3 车牌定位模块的仿真与验证 | 第52-56页 |
3.4 本章小结 | 第56-57页 |
第4章 字符分割算法的设计与硬件实现 | 第57-94页 |
4.1 字符分割算法的设计 | 第57-71页 |
4.1.1 字符分割算法整体流程 | 第57-59页 |
4.1.2 预处理 | 第59-61页 |
4.1.3 字符特征提取 | 第61-65页 |
4.1.4 字符填补 | 第65-69页 |
4.1.5 字符几何变换 | 第69-70页 |
4.1.6 字符分割算法Matlab验证 | 第70-71页 |
4.2 字符分割模块的硬件实现 | 第71-89页 |
4.2.1 字符分割模块的整体架构 | 第71-73页 |
4.2.2 预处理模块硬件实现 | 第73-76页 |
4.2.3 字符特征提取模块硬件实现 | 第76-82页 |
4.2.4 字符填补模块硬件实现 | 第82-87页 |
4.2.5 字符几何变换模块硬件实现 | 第87-89页 |
4.3 字符分割算法的仿真与验证 | 第89-93页 |
4.4 本章小节 | 第93-94页 |
第5章 字符识别算法的设计与硬件实现 | 第94-112页 |
5.1 字符识别算法的设计 | 第94-103页 |
5.1.1 人工神经网络相关理论 | 第94-99页 |
5.1.2 字符识别神经网络的设计 | 第99-101页 |
5.1.3 字符识别算法Matlab验证 | 第101-103页 |
5.2 字符识别模块的硬件实现 | 第103-106页 |
5.3 字符识别模块的仿真与验证 | 第106-111页 |
5.4 本章小结 | 第111-112页 |
第6章 车牌识别算法的验证与分析 | 第112-119页 |
6.1 功能验证 | 第112-113页 |
6.2 静态时序分析 | 第113-116页 |
6.3 性能分析 | 第116-118页 |
6.4 本章小结 | 第118-119页 |
总结与展望 | 第119-121页 |
参考文献 | 第121-124页 |
致谢 | 第124-125页 |
个人简历 | 第125页 |
在学期间的研究成果及发表的学术论文 | 第125页 |