面向高性能计算的软件定义存储网关的设计与实现
摘要 | 第9-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第13-19页 |
1.1 研究背景 | 第13-15页 |
1.2 存储网关面临的挑战 | 第15-17页 |
1.3 主要工作和创新点 | 第17-18页 |
1.4 论文的组织结构 | 第18-19页 |
第二章 相关研究 | 第19-27页 |
2.1 高性能计算存储系统性能优化研究 | 第19-22页 |
2.1.1 层次化存储的数据高速缓存 | 第19-20页 |
2.1.2 异构网络拥塞控制 | 第20-21页 |
2.1.3 QoS优化 | 第21-22页 |
2.2 软件定义存储 | 第22-23页 |
2.3 其他相关技术 | 第23-26页 |
2.3.1 IB接口结构及通信机制 | 第23-25页 |
2.3.2 DRR算法 | 第25页 |
2.3.3 设备功耗性能优化 | 第25-26页 |
2.4 本章小结 | 第26-27页 |
第三章 软件定义存储网关SoSG的模型 | 第27-39页 |
3.1 SoSG工作场景 | 第27-29页 |
3.1.1 集中式控制器 | 第28-29页 |
3.1.2 存储网关 | 第29页 |
3.2 SoSG模型 | 第29-33页 |
3.2.1 SoSG总体架构 | 第29-31页 |
3.2.2 SoSG接口模型 | 第31-33页 |
3.3 SoSG工作流程 | 第33-37页 |
3.3.1 开放的控制策略解析和映射 | 第33-35页 |
3.3.2 多协议数据平面处理流程 | 第35-37页 |
3.4 SoSG的优势 | 第37-38页 |
3.5 本章小结 | 第38-39页 |
第四章 SoSG实现模型的关键技术 | 第39-51页 |
4.1 业务准入控制机制 | 第39-42页 |
4.1.1 准入控制实现模型 | 第39-40页 |
4.1.2 准入控制算法 | 第40-42页 |
4.2 地址映射机制 | 第42-44页 |
4.2.1 地址注册 | 第42-43页 |
4.2.2 地址映射 | 第43-44页 |
4.3 软件定义的IB接口 | 第44-50页 |
4.3.1 SoSG IB接口处理流程 | 第45-46页 |
4.3.2 SoSG IB接口链路初始化配置 | 第46-48页 |
4.3.3 SoSG IB接口速率动态适配 | 第48-50页 |
4.4 本章小结 | 第50-51页 |
第五章 SoSG实现与性能评估 | 第51-61页 |
5.1 SoSG原型系统实现 | 第51-56页 |
5.1.1 SoSG原型系统结构 | 第51-53页 |
5.1.2 基于DRR算法的网关队列管理机制 | 第53-56页 |
5.2 转发性能测试与分析 | 第56-60页 |
5.2.1 IB接口功能测试 | 第57-58页 |
5.2.2 转发性能测试 | 第58-60页 |
5.3 本章小结 | 第60-61页 |
第六章 结束语 | 第61-63页 |
6.1 总结 | 第61页 |
6.2 工作展望 | 第61-63页 |
致谢 | 第63-64页 |
参考文献 | 第64-68页 |
作者在学期间取得的学术成果 | 第68页 |