基于TMS320的微电子相敏轨道电路接收器研究与实现
致谢 | 第5-6页 |
摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
1 引言 | 第12-16页 |
1.1 课题研究背景和意义 | 第12-13页 |
1.2 国内外研究现状 | 第13-15页 |
1.3 论文内容和结构 | 第15页 |
1.4 本章小结 | 第15-16页 |
2 微电子接收器系统方案的研究与设计 | 第16-36页 |
2.1 接收器安全体系结构设计 | 第16-20页 |
2.1.1 双机热备冗余结构 | 第16-17页 |
2.1.2 二乘二取二冗余结构 | 第17-19页 |
2.1.3 三取二冗余结构 | 第19-20页 |
2.2 接收器数字滤波方案 | 第20-22页 |
2.2.1 FIR和IIR滤波器的选择 | 第20-21页 |
2.2.2 FIR滤波器理论分析 | 第21-22页 |
2.3 接收器整体方案设计 | 第22-23页 |
2.4 接收器DSP算法研究与仿真 | 第23-35页 |
2.4.1 相关函数法 | 第24-26页 |
2.4.2 数字式过零鉴相法 | 第26-29页 |
2.4.3 FFT谱分析法 | 第29-31页 |
2.4.4 线性插值法 | 第31-33页 |
2.4.5 自适应相位估计器 | 第33-34页 |
2.4.6 五种算法比选 | 第34-35页 |
2.5 接收器性能指标 | 第35页 |
2.6 本章小结 | 第35-36页 |
3 微电子接收器硬件设计 | 第36-60页 |
3.1 DSP芯片选择 | 第36-37页 |
3.2 TMS320F2812性能介绍 | 第37-41页 |
3.2.1 TMS320F2812功能简介 | 第37页 |
3.2.2 TMS320F2812硬件结构 | 第37-39页 |
3.2.3 时钟、晶体振荡器和锁相环 | 第39-40页 |
3.2.4 定时器 | 第40-41页 |
3.3 接收器DSP部分硬件电路设计 | 第41-47页 |
3.3.1 电源模块 | 第41-42页 |
3.3.2 时钟模块 | 第42-43页 |
3.3.3 系统RAM外扩 | 第43-44页 |
3.3.4 JTAG边界扫描接口 | 第44-45页 |
3.3.5 异步串行接口 | 第45-46页 |
3.3.6 CAN总线接口 | 第46-47页 |
3.4 接收器信号调理电路设计 | 第47-55页 |
3.4.1 光电耦合模块 | 第47-50页 |
3.4.2 稳压模块 | 第50-52页 |
3.4.3 时钟模块 | 第52-53页 |
3.4.4 滤波模块 | 第53-55页 |
3.5 施密特触发器模块 | 第55-57页 |
3.6 安全与门 | 第57-58页 |
3.7 报警电路 | 第58-59页 |
3.8 本章小结 | 第59-60页 |
4 微电子接收器软件设计 | 第60-72页 |
4.1 CCS软件开发环境简介 | 第60-61页 |
4.2 CCS软件开发环境配置 | 第61-63页 |
4.3 软件开发流程及代码生成工具 | 第63-66页 |
4.3.1 软件开发流程 | 第63-65页 |
4.3.2 代码生成工具 | 第65-66页 |
4.4 DSP系统软件流程 | 第66-67页 |
4.5 模块初始化 | 第67-68页 |
4.6 接收器滤波模块 | 第68-71页 |
4.7 数字信号采集模块 | 第71页 |
4.8 本章小结 | 第71-72页 |
5 微电子接收器测试 | 第72-78页 |
5.1 接收器测试平台 | 第72-73页 |
5.2 接收器测试结果 | 第73-76页 |
5.3 接收器PCB板绘制和调试心得 | 第76-77页 |
5.4 本章小结 | 第77-78页 |
6 总结与展望 | 第78-80页 |
参考文献 | 第80-82页 |
附录A | 第82-84页 |
图索引 | 第84-86页 |
表索引 | 第86-87页 |
作者简历及攻读硕士/博士学位期间取得的研究成果 | 第87-89页 |
学位论文数据集 | 第89页 |