摘要 | 第4-5页 |
Abstract | 第5-6页 |
1 绪论 | 第9-15页 |
1.1 论文的来源与主要任务 | 第9-12页 |
1.2 国内外发展状况 | 第12-13页 |
1.3 论文的研究内容与组织结构 | 第13-15页 |
2 整体方案与关键技术 | 第15-30页 |
2.1 系统整体方案的提出 | 第15-17页 |
2.2 脉冲计数分频法 | 第17-20页 |
2.3 GPS时间同步的高稳定频率标准源 | 第20-25页 |
2.4 频率合成技术与频率合成器 | 第25-27页 |
2.5 基于WDF的PC104总线驱动 | 第27-29页 |
2.6 本章小结 | 第29-30页 |
3 频率发送控制器的硬件设计 | 第30-41页 |
3.1 硬件电路的总体框架 | 第30-32页 |
3.2 CPLD硬件电路 | 第32-35页 |
3.3 频率合成器及外围硬件电路设计 | 第35-37页 |
3.4 PC104总线接口电路设计 | 第37-40页 |
3.5 本章小结 | 第40-41页 |
4 频率发送控制器的软件设计 | 第41-55页 |
4.1 控制器板卡嵌入式软件的整体框架与上位机人机交互界面 | 第41-44页 |
4.2 频率表上传下传设计方案 | 第44-46页 |
4.3 通讯设计 | 第46-48页 |
4.4 基于WDF的PC/104总线驱动 | 第48-54页 |
4.5 本章小结 | 第54-55页 |
5 控制器整体测试 | 第55-59页 |
5.1 功能测试 | 第55-57页 |
5.2 准确度测试 | 第57-59页 |
6 总结与展望 | 第59-61页 |
6.1 论文总结 | 第59-60页 |
6.2 展望 | 第60-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-66页 |
附录一 (攻读硕士学位期间发表学术论文) | 第66页 |