摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-14页 |
1.1 课题背景与意义 | 第8-10页 |
1.2 国内外研究现状 | 第10-12页 |
1.3 本文的主要研究内容和设计指标 | 第12-13页 |
1.3.1 研究内容 | 第12页 |
1.3.2 设计指标 | 第12-13页 |
1.4 论文组织 | 第13-14页 |
第二章 锁相环频率合成与混沌通信 | 第14-28页 |
2.1 锁相环频率合成器简介 | 第14-15页 |
2.2 锁相环频率合成方案 | 第15-22页 |
2.2.1 频率合成的基本方法 | 第15-21页 |
2.2.2 锁相环频率合成的性能特点 | 第21-22页 |
2.3 混沌原理 | 第22-25页 |
2.3.1 混沌理论的发展历史 | 第22-23页 |
2.3.2 混沌的定义 | 第23-25页 |
2.3.3 混沌通信的研究现状 | 第25页 |
2.4 混沌通信的特性和优点 | 第25-26页 |
2.5 本章小结 | 第26-28页 |
第三章 混沌跳频频率合成器的系统设计 | 第28-44页 |
3.1 混沌序列的数字化实现方案 | 第28-34页 |
3.1.1 单片处理器生成方法 | 第28-30页 |
3.1.2 单片机的选型 | 第30-31页 |
3.1.3 锁相环频率合成芯片主要特性 | 第31-32页 |
3.1.4 锁相环频率合成器的合成步骤 | 第32-34页 |
3.2 混沌跳频频率合成器系统电路设计 | 第34-38页 |
3.2.1 系统整体框架设计 | 第34-35页 |
3.2.2 锁相环频率合成器环路滤波电路的设计 | 第35页 |
3.2.3 锁相环频率合成器环路滤波电路相位噪声的仿真与分析 | 第35-37页 |
3.2.4 混沌跳频频率合成器跳频速率仿真 | 第37页 |
3.2.5 混沌跳频频率合成系统完整电路原理图绘制 | 第37-38页 |
3.3 锁相环频率合成器PCB设计 | 第38-43页 |
3.3.1 射频PCB基本绘制原则 | 第38-41页 |
3.3.2 混沌跳频频率合成器完整电路绘制 | 第41-43页 |
3.4 本章小结 | 第43-44页 |
第四章 混沌序列的生成与传输程序设计 | 第44-50页 |
4.1 单片机内程序关键算法开发流程 | 第44-48页 |
4.1.1 混沌序列产生算法设计 | 第44-45页 |
4.1.2 混沌序列传输及变换算法设计 | 第45-48页 |
4.2 混沌序列生成程序仿真与分析 | 第48-49页 |
4.3 本章小结 | 第49-50页 |
第五章 验证及结果分析 | 第50-58页 |
5.1 测试验证 | 第50-57页 |
5.1.1 2.4G双向变频系统的结构设计 | 第50-51页 |
5.1.2 系统测试平台搭建 | 第51-53页 |
5.1.3 测试结果及分析 | 第53-57页 |
5.2 性能指标对比 | 第57页 |
5.3 本章小结 | 第57-58页 |
第六章 总结和展望 | 第58-60页 |
6.1 总结 | 第58-59页 |
6.2 展望 | 第59-60页 |
参考文献 | 第60-64页 |
致谢 | 第64-66页 |
攻读硕士学位期间发表的论文 | 第66-68页 |
附录 | 第68-69页 |