摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-14页 |
1.1 论文的背景概述 | 第8-11页 |
1.2 研究现状 | 第11-12页 |
1.3 研究目标 | 第12-13页 |
1.4 论文主要内容及结构安排 | 第13-14页 |
第二章 低功耗蓝牙数字基带发射电路系统分析 | 第14-32页 |
2.1 低功耗蓝牙协议简介 | 第14-16页 |
2.2 数字基带发射电路的调制技术 | 第16-21页 |
2.2.1 GFSK调制的原理 | 第16-18页 |
2.2.2 GFSK调制的实现方案 | 第18-21页 |
2.3 数字基带发射电路的总体结构 | 第21-27页 |
2.3.1 循环冗余校验 | 第21-22页 |
2.3.2 白化 | 第22-23页 |
2.3.3 高斯滤波器 | 第23-25页 |
2.3.4 DDFS | 第25-27页 |
2.4 CORDIC算法 | 第27-30页 |
2.5 本章小结 | 第30-32页 |
第三章 基于改进CORDIC算法的数字基带发射电路设计 | 第32-44页 |
3.1 改进CORDIC算法的基础 | 第32-34页 |
3.1.1 改进CORDIC算法的思路 | 第32页 |
3.1.2 改进CORDIC算法的结构 | 第32-34页 |
3.2 改进的CORDIC算法 | 第34-41页 |
3.2.1 角度压缩机制 | 第34页 |
3.2.2 改进的CORDIC算法 | 第34-38页 |
3.2.3 误差分析 | 第38-40页 |
3.2.4 与其他算法的比较 | 第40-41页 |
3.3 数字基带发射电路系统的MATLAB仿真 | 第41-42页 |
3.4 本章小结 | 第42-44页 |
第四章 数字基带发射电路系统的RTL设计与仿真 | 第44-54页 |
4.1 高斯滤波器模块的RTL设计与仿真 | 第44-47页 |
4.1.1 高斯滤波器的RTL设计 | 第44-46页 |
4.1.2 高斯滤波器的RTL仿真 | 第46-47页 |
4.2 调制电路的RTL设计与仿真 | 第47-51页 |
4.2.1 积分器的RTL的设计 | 第47-48页 |
4.2.2 积分器的仿真 | 第48页 |
4.2.3 改进CORDIC模块的RTL设计 | 第48-51页 |
4.2.4 改进CORDIC模块的仿真 | 第51页 |
4.3 比特流处理的RTL设计与仿真 | 第51-53页 |
4.3.1 CRC的RTL设计与仿真 | 第52页 |
4.3.2 白化的RTL设计与仿真 | 第52-53页 |
4.4 数字基带发射电路系统的RTL仿真 | 第53页 |
4.5 本章小结 | 第53-54页 |
第五章 数字基带发射电路系统的FPGA验证 | 第54-62页 |
5.1 数字基带发射电路系统的FPGA验证平台 | 第54-56页 |
5.2 数字基带发射电路系统的FPGA验证及结果 | 第56-61页 |
5.3 FPGA验证结果与总结 | 第61页 |
5.4 本章小结 | 第61-62页 |
第六章 总结与展望 | 第62-64页 |
6.1 总结 | 第62页 |
6.2 展望 | 第62-64页 |
参考文献 | 第64-68页 |
致谢 | 第68-70页 |
攻读硕士学位期间发表的论文 | 第70页 |