基于电压预置方法的高速跳频源的研究
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 课题背景 | 第10-11页 |
1.2 国内外研究现状 | 第11-13页 |
1.3 论文内容及主要工作 | 第13-14页 |
1.4 论文结构 | 第14-16页 |
第二章 频率合成原理 | 第16-32页 |
2.1 频率合成的发展历史 | 第16-18页 |
2.2 锁相环的工作原理 | 第18-23页 |
2.2.1 鉴相器模型 | 第19-20页 |
2.2.2 环路滤波器模型 | 第20-21页 |
2.2.3 压控振荡器模型 | 第21-22页 |
2.2.4 锁相环的相位模型 | 第22-23页 |
2.3 锁相环的噪声和杂散分析 | 第23-30页 |
2.3.1 鉴相器引入噪声模型 | 第24-25页 |
2.3.2 压控振荡器引入噪声模型 | 第25-26页 |
2.3.3 运放的引入噪声模型 | 第26-27页 |
2.3.4 系统的相位噪声近似 | 第27-29页 |
2.3.5 系统的杂散分析 | 第29-30页 |
2.4 本章小结 | 第30-32页 |
第三章 跳频源方案的确定 | 第32-40页 |
3.1 基于直接频率合成方案 | 第32-33页 |
3.2 基于DDS和PLL的混合方案 | 第33-34页 |
3.3 基于锁相环式的捷变频率源方案 | 第34-37页 |
3.4 论文方案确定 | 第37-39页 |
3.5 本章小结 | 第39-40页 |
第四章 方案的实现设计 | 第40-56页 |
4.1 环路滤波器的设计 | 第40-50页 |
4.1.1 无源环路滤波器设计 | 第41-46页 |
4.1.2 有源环路滤波器 | 第46-50页 |
4.2 各模块电路设计 | 第50-54页 |
4.3 小结 | 第54-56页 |
第五章 系统的调试及测试 | 第56-70页 |
5.1 芯片简介 | 第56-57页 |
5.2 PCB版图绘制 | 第57-58页 |
5.3 软件控制调试 | 第58-63页 |
5.4 测试 | 第63-68页 |
5.5 小结及改进 | 第68-70页 |
第六章 结束语 | 第70-72页 |
致谢 | 第72-74页 |
参考文献 | 第74-76页 |