基于众核处理器的工控网络入侵检测系统体系架构研究
摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第12-24页 |
1.1 研究背景与意义 | 第12-14页 |
1.2 入侵检测系统 | 第14-17页 |
1.3 硬件处理平台 | 第17-21页 |
1.3.1 通用多核处理器及加速方案 | 第18-21页 |
1.3.2 网络多核处理器 | 第21页 |
1.4 课题的主要研究内容 | 第21-22页 |
1.5 内容安排 | 第22-24页 |
第二章 并行网络流量处理架构评估 | 第24-32页 |
2.1 并行设计理论 | 第24-25页 |
2.2 常见并行处理架构 | 第25-26页 |
2.3 并行处理架构测评 | 第26-30页 |
2.3.1 评测环境 | 第26-28页 |
2.3.2 实验室测评结果 | 第28-29页 |
2.3.3 现网环境测评结果 | 第29页 |
2.3.4 实验结果分析 | 第29-30页 |
2.4 本章总结 | 第30-32页 |
第三章 网络入侵检测系统在众核平台的移植优化 | 第32-56页 |
3.1 TILEGX体系结构与移植优化方法概述 | 第32-34页 |
3.2 并行处理架构设计 | 第34-36页 |
3.3 原始报文获取 | 第36-39页 |
3.4 线程管理与同步 | 第39-40页 |
3.5 内存管理优化 | 第40-47页 |
3.5.1 TILEGX内存管理特点 | 第40-42页 |
3.5.2 内存管理器设计 | 第42-43页 |
3.5.3 内存管理器实现 | 第43-47页 |
3.6 实验与评价 | 第47-54页 |
3.6.1 实验环境 | 第47-48页 |
3.6.2 数据集与规则配置 | 第48-49页 |
3.6.3 实验过程与结果 | 第49-51页 |
3.6.4 实验结果分析 | 第51-54页 |
3.7 本章总结 | 第54-56页 |
第四章 众核处理器软件节能降频方法 | 第56-66页 |
4.1 引言 | 第56-57页 |
4.2 SAFS节能降频方法 | 第57-61页 |
4.2.1 流量预测模型 | 第58-59页 |
4.2.2 操作枚举器 | 第59页 |
4.2.3 内部模型 | 第59-60页 |
4.2.4 操作序列优化 | 第60-61页 |
4.3 实验与评价 | 第61-63页 |
4.3.1 数据集 | 第61页 |
4.3.2 实验设计 | 第61-62页 |
4.3.3 实验结果 | 第62-63页 |
4.4 本章总结 | 第63-66页 |
第五章 总结与展望 | 第66-68页 |
参考文献 | 第68-72页 |
致谢 | 第72-74页 |
研究成果及发表的学术论文 | 第74-76页 |
作者和导师简介 | 第76-78页 |
附件 | 第78-79页 |