首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

基于众核处理器的工控网络入侵检测系统体系架构研究

摘要第4-6页
ABSTRACT第6-7页
第一章 绪论第12-24页
    1.1 研究背景与意义第12-14页
    1.2 入侵检测系统第14-17页
    1.3 硬件处理平台第17-21页
        1.3.1 通用多核处理器及加速方案第18-21页
        1.3.2 网络多核处理器第21页
    1.4 课题的主要研究内容第21-22页
    1.5 内容安排第22-24页
第二章 并行网络流量处理架构评估第24-32页
    2.1 并行设计理论第24-25页
    2.2 常见并行处理架构第25-26页
    2.3 并行处理架构测评第26-30页
        2.3.1 评测环境第26-28页
        2.3.2 实验室测评结果第28-29页
        2.3.3 现网环境测评结果第29页
        2.3.4 实验结果分析第29-30页
    2.4 本章总结第30-32页
第三章 网络入侵检测系统在众核平台的移植优化第32-56页
    3.1 TILEGX体系结构与移植优化方法概述第32-34页
    3.2 并行处理架构设计第34-36页
    3.3 原始报文获取第36-39页
    3.4 线程管理与同步第39-40页
    3.5 内存管理优化第40-47页
        3.5.1 TILEGX内存管理特点第40-42页
        3.5.2 内存管理器设计第42-43页
        3.5.3 内存管理器实现第43-47页
    3.6 实验与评价第47-54页
        3.6.1 实验环境第47-48页
        3.6.2 数据集与规则配置第48-49页
        3.6.3 实验过程与结果第49-51页
        3.6.4 实验结果分析第51-54页
    3.7 本章总结第54-56页
第四章 众核处理器软件节能降频方法第56-66页
    4.1 引言第56-57页
    4.2 SAFS节能降频方法第57-61页
        4.2.1 流量预测模型第58-59页
        4.2.2 操作枚举器第59页
        4.2.3 内部模型第59-60页
        4.2.4 操作序列优化第60-61页
    4.3 实验与评价第61-63页
        4.3.1 数据集第61页
        4.3.2 实验设计第61-62页
        4.3.3 实验结果第62-63页
    4.4 本章总结第63-66页
第五章 总结与展望第66-68页
参考文献第68-72页
致谢第72-74页
研究成果及发表的学术论文第74-76页
作者和导师简介第76-78页
附件第78-79页

论文共79页,点击 下载论文
上一篇:工业管式加热炉优化控制方法研究
下一篇:反应精馏塔的温差控制及评价