首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机的应用论文--计算机网络论文--局域网(LAN)、城域网(MAN)论文

实时性容错以太网交换机的电路设计

致谢第5-6页
摘要第6-7页
ABSTRACT第7页
1 引言第10-12页
    1.1 研究背景第10-11页
    1.2 国内外研究现状第11页
    1.3 研究内容以及框架第11页
    1.4 本章小结第11-12页
2 实时性容错以太网处理数据原理第12-22页
    2.1 实时性容错以太网的体系构成第12-18页
        2.1.1 实时性容错以太网协议体系结构第12-14页
        2.1.2 实时性容错以太网的全局时间概念第14-16页
        2.1.3 实时性同错以太网系统的封闭性第16页
        2.1.4 实时性容错以太网的数据帧格式第16-18页
    2.2 实时性容错以太网系统构成第18-20页
        2.2.1 实时性容错以太网系统体系第18-19页
        2.2.2 同步主节点第19页
        2.2.3 压缩主节点第19页
        2.2.4 同步从节点第19-20页
    2.3 系统的时刻调度表第20-21页
        2.3.1 时刻调度表的形成第20-21页
        2.3.2 时刻调度表的格式第21页
    2.4 本章小结第21-22页
3 实时性容错以太网时间同步算法第22-35页
    3.1 实时性容错以太网的功能概述第22-24页
    3.2 实时性容错以太网的重要参数第24-28页
        3.2.1 透明时钟的定义第24-27页
        3.2.2 最大传输延迟的定义第27页
        3.2.3 预定接收时间的定义第27-28页
        3.2.4 压缩算法延迟时间的定义第28页
    3.3 实时性容错以太网的重要算法第28-34页
        3.3.1 时序保持算法介绍第28-30页
        3.3.2 压缩算法介绍第30-32页
        3.3.3 时钟矫正算法介绍第32页
        3.3.4 实时性容错以太网系统通信协议第32-34页
    3.4 本章小结第34-35页
4 实时性容错以太网交换机设计第35-69页
    4.1 实时性容错以太网交换机内部信息流第35-36页
    4.2 实时性容错以太网交换机详细性能第36-39页
    4.3 实时性容错以太网交换机内部结构第39-41页
        4.3.1 交换机内部的详细设计第39-41页
    4.4 实时性容错以太网交换机具体电路设计第41-66页
        4.4.1 交换机内时钟模块设计第41-44页
        4.4.2 交换机内CM模块设计第44-51页
        4.4.3 交换机内TT模块设计第51-57页
        4.4.4 交换机内ET模块设计第57-60页
        4.4.5 交换机内部输入端口模块第60-63页
        4.4.6 交换机内部输入端口控制模块第63-66页
    4.5 交换机内部整体电路模块设计第66-68页
    4.6 本章小结第68-69页
5 实时性容错以太网交换机功能仿真第69-77页
    5.1 仿真环境的建设第69-72页
    5.2 交换机仿真结果第72-76页
    5.3 本章小结第76-77页
6 结论第77-78页
参考文献第78-80页
作者简历及攻读硕士/博士学位期间取得的研究成果第80-82页
学位论文数据集第82页

论文共82页,点击 下载论文
上一篇:基于忆阻器的时滞分数阶神经网络系统的动力学分析
下一篇:股权众筹“领投+跟投”模式研究--以云投汇为例