实时性容错以太网交换机的电路设计
致谢 | 第5-6页 |
摘要 | 第6-7页 |
ABSTRACT | 第7页 |
1 引言 | 第10-12页 |
1.1 研究背景 | 第10-11页 |
1.2 国内外研究现状 | 第11页 |
1.3 研究内容以及框架 | 第11页 |
1.4 本章小结 | 第11-12页 |
2 实时性容错以太网处理数据原理 | 第12-22页 |
2.1 实时性容错以太网的体系构成 | 第12-18页 |
2.1.1 实时性容错以太网协议体系结构 | 第12-14页 |
2.1.2 实时性容错以太网的全局时间概念 | 第14-16页 |
2.1.3 实时性同错以太网系统的封闭性 | 第16页 |
2.1.4 实时性容错以太网的数据帧格式 | 第16-18页 |
2.2 实时性容错以太网系统构成 | 第18-20页 |
2.2.1 实时性容错以太网系统体系 | 第18-19页 |
2.2.2 同步主节点 | 第19页 |
2.2.3 压缩主节点 | 第19页 |
2.2.4 同步从节点 | 第19-20页 |
2.3 系统的时刻调度表 | 第20-21页 |
2.3.1 时刻调度表的形成 | 第20-21页 |
2.3.2 时刻调度表的格式 | 第21页 |
2.4 本章小结 | 第21-22页 |
3 实时性容错以太网时间同步算法 | 第22-35页 |
3.1 实时性容错以太网的功能概述 | 第22-24页 |
3.2 实时性容错以太网的重要参数 | 第24-28页 |
3.2.1 透明时钟的定义 | 第24-27页 |
3.2.2 最大传输延迟的定义 | 第27页 |
3.2.3 预定接收时间的定义 | 第27-28页 |
3.2.4 压缩算法延迟时间的定义 | 第28页 |
3.3 实时性容错以太网的重要算法 | 第28-34页 |
3.3.1 时序保持算法介绍 | 第28-30页 |
3.3.2 压缩算法介绍 | 第30-32页 |
3.3.3 时钟矫正算法介绍 | 第32页 |
3.3.4 实时性容错以太网系统通信协议 | 第32-34页 |
3.4 本章小结 | 第34-35页 |
4 实时性容错以太网交换机设计 | 第35-69页 |
4.1 实时性容错以太网交换机内部信息流 | 第35-36页 |
4.2 实时性容错以太网交换机详细性能 | 第36-39页 |
4.3 实时性容错以太网交换机内部结构 | 第39-41页 |
4.3.1 交换机内部的详细设计 | 第39-41页 |
4.4 实时性容错以太网交换机具体电路设计 | 第41-66页 |
4.4.1 交换机内时钟模块设计 | 第41-44页 |
4.4.2 交换机内CM模块设计 | 第44-51页 |
4.4.3 交换机内TT模块设计 | 第51-57页 |
4.4.4 交换机内ET模块设计 | 第57-60页 |
4.4.5 交换机内部输入端口模块 | 第60-63页 |
4.4.6 交换机内部输入端口控制模块 | 第63-66页 |
4.5 交换机内部整体电路模块设计 | 第66-68页 |
4.6 本章小结 | 第68-69页 |
5 实时性容错以太网交换机功能仿真 | 第69-77页 |
5.1 仿真环境的建设 | 第69-72页 |
5.2 交换机仿真结果 | 第72-76页 |
5.3 本章小结 | 第76-77页 |
6 结论 | 第77-78页 |
参考文献 | 第78-80页 |
作者简历及攻读硕士/博士学位期间取得的研究成果 | 第80-82页 |
学位论文数据集 | 第82页 |