摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·论文研究的背景与意义 | 第7-8页 |
·国内外研究现状 | 第8页 |
·论文内容及安排 | 第8-11页 |
第二章 通用雷达信号处理板方案设计 | 第11-19页 |
·信号处理器选型 | 第11-14页 |
·信号处理板方案设计 | 第14-16页 |
·单板运算能力、存储容量和数据传输带宽 | 第16-18页 |
·本章小结 | 第18-19页 |
第三章 通用雷达信号处理板硬件设计 | 第19-35页 |
·数据传输电路设计 | 第19-29页 |
·基于 GTP 的光纤设计 | 第19-23页 |
·基于 Virtex-5 的以太网设计 | 第23-26页 |
·基于 TS201S 的 32 位 SDRAM 存取设计 | 第26-29页 |
·信号处理板 PCB 阻抗和层叠设计 | 第29-33页 |
·信号处理板电源和地设计 | 第33-34页 |
·本章小结 | 第34-35页 |
第四章 A/D 设计和动态性能测试 | 第35-45页 |
·A/D 电路设计 | 第35-36页 |
·A/D 动态性能指标 | 第36-38页 |
·A/D 动态性能测试 | 第38-43页 |
·A/D 相干测试法 | 第38-39页 |
·硬件测试平台及结果 | 第39-43页 |
·本章小结 | 第43-45页 |
第五章 通用雷达信号处理板的应用 | 第45-59页 |
·某型雷达信号处理系统方案 | 第45-47页 |
·数字下变频实现方案 | 第47-50页 |
·数字下变频理论基础 | 第47-49页 |
·数字下变频实现方法 | 第49-50页 |
·数字下变频的 FPGA 实现 | 第50-55页 |
·数字下变频的性能分析 | 第55-57页 |
·本章小结 | 第57-59页 |
结束语 | 第59-61页 |
致谢 | 第61-63页 |
参考文献 | 第63-65页 |
作者在读期间的研究成果 | 第65-67页 |
附录 | 第67-68页 |