集中式数字音频矩阵的研究与设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第一章 绪论 | 第11-16页 |
| ·背景和意义 | 第11-12页 |
| ·研究内容的现状 | 第12-14页 |
| ·本论文的主要工作 | 第14-15页 |
| ·本论文的结构安排 | 第15-16页 |
| 第二章 数字音频矩阵的构架 | 第16-21页 |
| ·本论文数字音频矩阵的构架 | 第16-17页 |
| ·数字音频矩阵的三大模块 | 第17-18页 |
| ·音频转换模块 | 第17页 |
| ·音频处理模块 | 第17-18页 |
| ·主控制模块 | 第18页 |
| ·矩阵的信号处理过程 | 第18-19页 |
| ·双星星型总线结构 | 第19-20页 |
| ·小结 | 第20-21页 |
| 第三章 控制协议的设计 | 第21-29页 |
| ·协议概述 | 第21-22页 |
| ·协议分析 | 第22-28页 |
| ·小结 | 第28-29页 |
| 第四章 音频转换模块的改进及设计 | 第29-50页 |
| ·音频转换模块存在的问题 | 第29-30页 |
| ·AES3 数字音频模块的设计 | 第30-41页 |
| ·AES3 数字音频数据的格式 | 第30-32页 |
| ·AES3 音频转换模块的硬件设计 | 第32-37页 |
| ·电源电路的设计 | 第33-34页 |
| ·音频转换电路的设计 | 第34-37页 |
| ·AES3 音频转换模块的软件设计 | 第37-41页 |
| ·SRC4382 的初始化 | 第37-38页 |
| ·读接收通道状态 | 第38-39页 |
| ·写发送通道状态 | 第39-40页 |
| ·SRC4382 中断处理 | 第40-41页 |
| ·CobraNet 网络音频模块的设计 | 第41-49页 |
| ·CobraNet 网络协议简介 | 第41-45页 |
| ·CobraNet 音频转换模块的硬件设计 | 第45-49页 |
| ·网络音频处理器模块设计 | 第45-47页 |
| ·以太网控制器和 FLASH 接口设计 | 第47-49页 |
| ·小结 | 第49-50页 |
| 第五章 音频处理模块的功能扩展 | 第50-81页 |
| ·音频处理模块存在的问题 | 第50-52页 |
| ·DSP 处理模块的设计 | 第52-71页 |
| ·DSP 选型及功能介绍 | 第52-53页 |
| ·硬件原理图设计 | 第53-55页 |
| ·音频处理程序设计 | 第55-69页 |
| ·SigmaStudio 开发工具的介绍 | 第55页 |
| ·ADAU14242 寄存器介绍 | 第55-57页 |
| ·SigmaStudio 算法模块的介绍 | 第57-65页 |
| ·DSP 程序设计 | 第65-69页 |
| ·DSP 自启动总线冲突的解决 | 第69-71页 |
| ·FPAG 音频监测模块的设计 | 第71-80页 |
| ·VU 计算模块 | 第71-75页 |
| ·时序控制模块 | 第72-73页 |
| ·计算比较模块 | 第73-75页 |
| ·相关系数模块 | 第75-80页 |
| ·小结 | 第80-81页 |
| 第六章 调试与测试 | 第81-88页 |
| ·PCB 板的设计 | 第81-83页 |
| ·硬件调试 | 第83-84页 |
| ·功能测试 | 第84-88页 |
| ·ASE3 数字音频转换模块功能测试 | 第84-86页 |
| ·CobraNet 音频转换模块功能测试 | 第86-87页 |
| ·VU 和相关计算模块功能测试 | 第87-88页 |
| 第七章 结论与展望 | 第88-89页 |
| 致谢 | 第89-90页 |
| 参考文献 | 第90-92页 |
| 攻硕期间取得的成果 | 第92-93页 |