LDPC译码方法研究及应用
摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
目录 | 第7-9页 |
英文缩略语表 | 第9-10页 |
1. 绪论 | 第10-14页 |
·研究背景 | 第10-11页 |
·国内外研究现状 | 第11-13页 |
·论文内容安排 | 第13-14页 |
2. LDPC码介绍 | 第14-24页 |
·引言 | 第14页 |
·LDPC码的表示方法 | 第14-16页 |
·LDPC码校验矩阵的构造方法 | 第16-19页 |
·随机构造法 | 第16-18页 |
·基于数学理论的构造方法 | 第18-19页 |
·LDPC码编码方法 | 第19-23页 |
·基于高斯消去法的编码 | 第19-20页 |
·类上三角矩阵的编码 | 第20-21页 |
·循环码和准循环码的编码 | 第21-23页 |
·本章小结 | 第23-24页 |
3. BPSK调制下LDPC译码方法研究 | 第24-36页 |
·引言 | 第24页 |
·系统模型 | 第24-25页 |
·硬判决译码 | 第25-27页 |
·BF译码算法 | 第25-26页 |
·软信息加权的比特翻转算法 | 第26-27页 |
·改进的软信息加权的比特翻转算法 | 第27页 |
·软判决译码 | 第27-34页 |
·基于LLR计算的BP译码 | 第28-29页 |
·LDPC码的最小和译码算法 | 第29-31页 |
·改进的最小和译码算法 | 第31-34页 |
·仿真结果 | 第34-35页 |
·本章小结 | 第35-36页 |
4. 高阶调制下LDPC译码算法性能研究 | 第36-47页 |
·引言 | 第36页 |
·系统模型 | 第36-38页 |
·软解调 | 第38-42页 |
·16QAM软解调 | 第38-41页 |
·64QAM软解调 | 第41-42页 |
·高阶调制下的译码算法改动 | 第42页 |
·WBF译码算法及MWBF译码算法 | 第42页 |
·其他译码算法 | 第42页 |
·性能仿真 | 第42-46页 |
·本章小结 | 第46-47页 |
5. LDPC译码硬件实现结构 | 第47-57页 |
·引言 | 第47-48页 |
·硬件实现的算法选择和模块划分 | 第48页 |
·硬件实现时的LDPC码译码算法选择 | 第48页 |
·LDPC码MS译码算法硬件示意框图 | 第48页 |
·MS算法的定点化 | 第48-50页 |
·输入似然比定标 | 第48-50页 |
·变量节点软信息计算模块定标 | 第50页 |
·校验节点软信息计算模块定标 | 第50页 |
·输出后验似然比定标 | 第50页 |
·MS定点算法性能仿真 | 第50-51页 |
·MS算法的硬件实现结构 | 第51-55页 |
·变量节点软信息计算模块实现 | 第52-53页 |
·校验节点软信息计算模块实现 | 第53-55页 |
·校验单元 | 第55页 |
·实现结果 | 第55-56页 |
·小结 | 第56-57页 |
6. 结论 | 第57-58页 |
致谢 | 第58-59页 |
参考文献 | 第59-60页 |