超高频射频识别系统阅读器的研究与设计
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 绪论 | 第8-14页 |
| ·RFID 技术背景 | 第8-9页 |
| ·RFID 发展现状 | 第9-10页 |
| ·自动识别技术简介 | 第10-11页 |
| ·RFID 应用领域 | 第11-12页 |
| ·本文工作安排 | 第12-14页 |
| 第二章 RFID 系统及其标准协议分析 | 第14-29页 |
| ·RFID 系统组成及工作原理 | 第14-15页 |
| ·RFID 系统组成 | 第14-15页 |
| ·RFID 系统工作流程 | 第15页 |
| ·RFID 系统应用频段和协议标准 | 第15-27页 |
| ·RFID 应用频段 | 第15-17页 |
| ·RFID 协议标准 | 第17-18页 |
| ·ISO18000-6C 协议分析 | 第18-27页 |
| ·阅读器系统结构 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 第三章 阅读器数字基带系统软件设计 | 第29-42页 |
| ·设计参数确定 | 第29页 |
| ·发送模块设计 | 第29-34页 |
| ·时钟分频模块设计 | 第30页 |
| ·CRC 校验模块设计 | 第30-31页 |
| ·PIE 编码模块设计 | 第31-33页 |
| ·发送模块仿真结果 | 第33-34页 |
| ·接收模块设计 | 第34-41页 |
| ·时钟分频模块设计 | 第34-35页 |
| ·副载波解调和前同步码检测模块设计 | 第35-36页 |
| ·密勒基带解码模块设计 | 第36-39页 |
| ·接收模块仿真结果 | 第39-41页 |
| ·本章小结 | 第41-42页 |
| 第四章 阅读器射频收发链路设计 | 第42-59页 |
| ·阅读器系统结构 | 第42-43页 |
| ·设计指标 | 第43页 |
| ·收发通道隔离 | 第43-44页 |
| ·PLL 频率合成器 | 第44-49页 |
| ·PLL 分析 | 第44-45页 |
| ·PLL 频率合成器分析 | 第45页 |
| ·电荷泵锁相环频率合成器 | 第45-46页 |
| ·ADF4360-3 锁相环频率合成器 | 第46-49页 |
| ·发送链路设计 | 第49-52页 |
| ·ASK 调制器模块 | 第49-50页 |
| ·预放大器模块 | 第50-51页 |
| ·功率放大器模块 | 第51-52页 |
| ·接收链路设计 | 第52-58页 |
| ·接收机拓扑结构分析 | 第52-54页 |
| ·90 度功分器 | 第54页 |
| ·混频器 | 第54-56页 |
| ·高速高增益直流放大器 | 第56-57页 |
| ·比较器 | 第57-58页 |
| ·本章小结 | 第58-59页 |
| 第五章 阅读器射频收发链路仿真及测试 | 第59-78页 |
| ·ADS 软件介绍 | 第59-60页 |
| ·阅读器射频发送链路仿真分析 | 第60-66页 |
| ·瞬态仿真分析 | 第61-63页 |
| ·系统频带选择性仿真分析 | 第63-64页 |
| ·系统谐波仿真分析 | 第64-65页 |
| ·系统相位噪声分析 | 第65-66页 |
| ·阅读器射频接收链路仿真分析 | 第66-73页 |
| ·系统频带选择性仿真分析 | 第67-68页 |
| ·瞬态仿真分析 | 第68-70页 |
| ·系统谐波仿真分析 | 第70-72页 |
| ·系统增益预算分析 | 第72-73页 |
| ·阅读器射频收发链路硬件测试 | 第73-77页 |
| ·硬件测试环境 | 第73-74页 |
| ·频率合成器锁相环的锁定状态测试 | 第74页 |
| ·发送链路测试 | 第74-76页 |
| ·接收链路测试 | 第76-77页 |
| ·本章小结 | 第77-78页 |
| 第六章 总结与展望 | 第78-79页 |
| 参考文献 | 第79-81页 |
| 附录 1 攻读硕士学位期间撰写的论文 | 第81-82页 |
| 致谢 | 第82页 |