网格编码调制级联空时分组编码的研究与FPGA实现
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-12页 |
·课题研究背景 | 第7-8页 |
·空时编码 | 第8-9页 |
·级联码的研究现状 | 第9-10页 |
·课题研究意义 | 第10页 |
·论文主要研究工作和内容安排 | 第10-12页 |
第二章 级联TCM-STBC系统 | 第12-29页 |
·串行级联系统模型 | 第12页 |
·网格编码调制 | 第12-18页 |
·TCM的概念 | 第12-14页 |
·TCM编码方式和好码搜索方法 | 第14-16页 |
·Viterbi译码算法 | 第16-18页 |
·交织 | 第18-20页 |
·空时分组编码 | 第20-24页 |
·Alamouti方案 | 第20-22页 |
·Alamouti码的性能分析与仿真 | 第22-24页 |
·级联TCM-STBC系统的性能分析与仿真 | 第24-27页 |
·级联空时分组码的性能分析 | 第24-27页 |
·性能仿真 | 第27页 |
·本章小结 | 第27-29页 |
第三章 一种改进的级联码结构 | 第29-38页 |
·改进的级联码模型 | 第29-30页 |
·多层级联码结构 | 第30-34页 |
·正交空时分组码的设计 | 第30-31页 |
·分层空时编码 | 第31-32页 |
·分层TCM-STBC系统 | 第32-34页 |
·级联码的信道容量分析 | 第34-36页 |
·系统性能仿真 | 第36-37页 |
·本章小结 | 第37-38页 |
第四章 级联码的FPGA设计 | 第38-49页 |
·FPGA在通信领域的应用 | 第38页 |
·主要模块的设计 | 第38-46页 |
·串并转换模块模块 | 第38-40页 |
·空时分组码模块 | 第40-43页 |
·网格编码调制模块 | 第43-44页 |
·交织模块 | 第44-46页 |
·级联码的设计 | 第46-48页 |
·本章小结 | 第48-49页 |
第五章 设计验证与性能分析 | 第49-55页 |
·设计验证环境介绍 | 第49-51页 |
·集成开发环境 | 第49页 |
·仿真工具 | 第49-50页 |
·验证平台 | 第50-51页 |
·两种级联码的性能比较 | 第51-54页 |
·改进的级联码设计 | 第51-52页 |
·资源占用 | 第52-53页 |
·时序分析 | 第53-54页 |
·本章小结 | 第54-55页 |
第六章 总结和展望 | 第55-57页 |
参考文献 | 第57-60页 |
致谢 | 第60-61页 |
个人简历、在学位期间发表的学术论文与研究成果 | 第61-62页 |
1、个人简历 | 第61页 |
2、攻读硕士学位期间发表的学术论文 | 第61-62页 |