基于SOPC的DDS函数信号发生器的设计
摘要 | 第1-4页 |
ABSTRACT | 第4-8页 |
第一章 绪论 | 第8-12页 |
·课题研究背景 | 第8-9页 |
·频率合成技术的发展及现状 | 第8页 |
·函数信号发生器的发展及现状 | 第8-9页 |
·国内外研究现状 | 第9-10页 |
·课题研究的内容 | 第10页 |
·课题研究的意义 | 第10-11页 |
·本文的结构 | 第11-12页 |
第二章 DDS函数信号发生器的整体设计 | 第12-19页 |
·DDS函数信号发生器的功能及指标 | 第12页 |
·设计方案的论证与选择 | 第12-14页 |
·SOPC技术 | 第14-18页 |
·NiosⅡ软核处理器 | 第14-15页 |
·Avalon总线 | 第15-16页 |
·NiosⅡ的外围设备 | 第16-17页 |
·SOPC系统的开发流程 | 第17-18页 |
·DDS函数信号发生器的组成框图 | 第18-19页 |
第三章 DDS模型的建立及仿真 | 第19-36页 |
·DDS的基本原理及特点 | 第19-21页 |
·DDS的基本原理 | 第19-20页 |
·DDS的特点 | 第20-21页 |
·正弦波的DDS子模型的建立及仿真 | 第21-23页 |
·常用波的DDS子模型的建立及仿真 | 第23-25页 |
·模拟调制波的DDS子模型的建立及仿真 | 第25-31页 |
·数字调制波的DDS子模型的建立及仿真 | 第31-34页 |
·DDS函数信号发生器的DDS模型的建立及仿真 | 第34-36页 |
第四章 DDS函数信号发生器的硬件设计 | 第36-47页 |
·DDS函数信号发生器的硬件电路框图 | 第36页 |
·FPGA硬件电路的设计 | 第36-39页 |
·NiosⅡ软核处理器 | 第36-38页 |
·DDS电路 | 第38-39页 |
·PLL电路 | 第39页 |
·生成FPGA硬件电路的配置文件 | 第39页 |
·FPGA外围电路的设计 | 第39-47页 |
·Flash电路 | 第39-41页 |
·SDRAM电路 | 第41页 |
·DAC电路 | 第41-42页 |
·LPF电路 | 第42-43页 |
·功率放大电路 | 第43页 |
·键盘电路 | 第43-44页 |
·LCD显示电路 | 第44页 |
·时钟电路 | 第44-45页 |
·配置电路 | 第45页 |
·复位电路 | 第45页 |
·电源电路 | 第45-47页 |
第五章 DDS函数信号发生器的软件设计 | 第47-56页 |
·HAL系统库 | 第47-49页 |
·HAL系统库的结构 | 第47页 |
·使用HAL开发应用程序 | 第47-49页 |
·程序设计 | 第49-56页 |
·主程序 | 第49-50页 |
·DDS参数发送子程序 | 第50-52页 |
·按键处理子程序 | 第52-53页 |
·LCD显示子程序 | 第53-56页 |
第六章 系统验证与误差分析 | 第56-59页 |
·系统验证 | 第56-58页 |
·误差分析 | 第58-59页 |
第七章 总结与展望 | 第59-61页 |
参考文献 | 第61-65页 |
附录 | 第65-86页 |
附录1 FPGA硬件电路图 | 第65-67页 |
附录2 主程序 | 第67-73页 |
附录3 DDS参数发送子程序 | 第73-77页 |
附录4 按键处理子程序 | 第77-80页 |
附录5 LCD显示子程序 | 第80-85页 |
附录6 系统头文件程序 | 第85-86页 |
致谢 | 第86-87页 |
攻读学位期间主要的研究成果 | 第87页 |