| 摘要 | 第1-5页 |
| Abstract | 第5-7页 |
| 第一章 前言 | 第7-11页 |
| ·论文的背景、现状及意义 | 第7-9页 |
| ·本设计的要求和安排 | 第9-11页 |
| 第二章 MOSFET器件的工作原理 | 第11-20页 |
| ·MOS器件的特性及对精度的影响 | 第11-13页 |
| ·MOS管的沟道调制效应 | 第12页 |
| ·MOS管的阀值电压 | 第12-13页 |
| ·MOS管的工作区域 | 第13-15页 |
| ·线性区 | 第14页 |
| ·饱和区 | 第14-15页 |
| ·亚阀值区 | 第15页 |
| ·MOS管的小信号模型 | 第15-18页 |
| ·MOS管的噪声及对精度的影响 | 第18-20页 |
| 第三章 CMOS运放的原理及性能指标 | 第20-25页 |
| ·理想运算放大器 | 第20-21页 |
| ·CMOS运放的特性及参数 | 第21-23页 |
| ·CMOS高精度运算放大器的主要性能指标 | 第23-25页 |
| 第四章 CMOS基本电路分析 | 第25-43页 |
| ·基本放大器 | 第25-27页 |
| ·有源负载反向器 | 第25-26页 |
| ·电流源负载反相器 | 第26-27页 |
| ·共源共栅放大器 | 第27-28页 |
| ·基本差分对 | 第28-30页 |
| ·电流镜 | 第30-34页 |
| ·基本补偿电路 | 第34-37页 |
| ·失调的理论分析 | 第37-43页 |
| 第五章 CMOS高精度运放电路原理、设计及主要指标仿真 | 第43-61页 |
| ·运放的总体方案及设计目标 | 第43-44页 |
| ·运放的设计目标 | 第43页 |
| ·运算放大器电路结构的选择 | 第43-44页 |
| ·具体电路的实现 | 第44-55页 |
| ·CMOS运算放大器差分输入级的设计 | 第45-49页 |
| ·运放中间级的设计 | 第49-50页 |
| ·运放输出级的设计 | 第50-52页 |
| ·运放偏置电路的设计 | 第52-53页 |
| ·运放的补偿 | 第53-55页 |
| ·电路的主要性能指标仿真 | 第55-61页 |
| ·运放的开环增益的仿真与分析 | 第55-56页 |
| ·运放直流特性分析(DC) | 第56-58页 |
| ·运放共模抑制比 | 第58页 |
| ·电源抑制比 | 第58-59页 |
| ·运算放大器的噪声特性曲线 | 第59-61页 |
| 第六章 CMOS运放的版图设计 | 第61-73页 |
| ·电流镜的版图 | 第61-65页 |
| ·输入差分对的版图 | 第65-67页 |
| ·电阻的版图 | 第67-68页 |
| ·电容的版图 | 第68页 |
| ·CMOS高精度运放的版图、DRC及LVS | 第68-73页 |
| ·高精度运放的版图设计策略 | 第69-71页 |
| ·DRC | 第71页 |
| ·LVS | 第71-73页 |
| 结束语 | 第73-74页 |
| 参考文献 | 第74-77页 |
| 致谢 | 第77-78页 |
| 研究生期间发表的论文 | 第78-79页 |