基于FPGA的数字信号发生器
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 引言 | 第8-11页 |
·课题背景及意义 | 第8-9页 |
·课题任务 | 第9页 |
·本文主要工作 | 第9-10页 |
·本人的工作 | 第10-11页 |
第二章 设计方案和指标 | 第11-18页 |
·信号发生器的技术指标 | 第11页 |
·方案比较、选择 | 第11-12页 |
·方案总体指标 | 第12-14页 |
·传输要求 | 第13页 |
·数据要求 | 第13页 |
·实时数据的采录和重放 | 第13-14页 |
·多航迹状态下的航迹分选 | 第14页 |
·系统总体方案设计 | 第14-17页 |
·系统硬件方案 | 第15-17页 |
·系统软件方案 | 第17页 |
·小结 | 第17-18页 |
第三章 PCI 总线 | 第18-26页 |
·引言 | 第18页 |
·PCI 总线简介 | 第18-20页 |
·PCI 总线操作 | 第18-19页 |
·PCI 总线的编址 | 第19页 |
·PCI 的配置空间 | 第19-20页 |
·PC19054 介绍 | 第20-25页 |
·PC19054 工作方式 | 第20-21页 |
·PC19054 的内部寄存器 | 第21-22页 |
·PC19054 的地址映射 | 第22页 |
·PC19054 传输操作及时序分析 | 第22-25页 |
·Target 传输 | 第23页 |
·DMA 传输 | 第23-25页 |
·PC19054 的上电配置 | 第25页 |
·小结 | 第25-26页 |
第四章 数字信号发生器系统硬件方案 | 第26-45页 |
·引言 | 第26-27页 |
·传输实现 | 第27-29页 |
·SPI 接口介绍 | 第27-29页 |
·差分芯片对 | 第29页 |
·缓存芯片 | 第29-32页 |
·SDRAM 简介 | 第29-31页 |
·初始化操作 | 第31-32页 |
·SDRAM 的基本读写操作 | 第32页 |
·FPGA 器件分析,逻辑模块 | 第32-43页 |
·FPGA 器件分析 | 第32-35页 |
·逻辑模块设计 | 第35-43页 |
·传输模块/采录模块控制逻辑 | 第35-37页 |
·SDRAM 接口逻辑 | 第37-40页 |
·PCI 接口逻辑 | 第40-43页 |
·时序分析 | 第43-44页 |
·时间检查 | 第43页 |
·时序优化 | 第43-44页 |
·小结 | 第44-45页 |
第五章 数字信号发生器系统软件开发 | 第45-59页 |
·引言 | 第45页 |
·驱动开发工具的选择 | 第45-47页 |
·基于PLX SDK 的程序开发 | 第47-52页 |
·驱动程序的开发 | 第47-49页 |
·应用程序的开发 | 第49-52页 |
·多航迹信号环境中的航迹分选 | 第52-58页 |
·卡尔曼滤波简介 | 第53-55页 |
·卡尔曼滤波公式 | 第53页 |
·观测矩阵H 的计算 | 第53-54页 |
·初始协方差矩阵的计算 | 第54-55页 |
·航迹起始和基于K 近邻准则的航迹建立 | 第55-57页 |
·初始状态的获得 | 第55页 |
·样本点与航迹的关联 | 第55-56页 |
·距离度量 | 第56-57页 |
·航迹分选结果 | 第57-58页 |
·小结 | 第58-59页 |
第六章 调试与实验 | 第59-61页 |
·实验调试过程以及解决的问题 | 第59页 |
·实验结果 | 第59-60页 |
·本章小节 | 第60-61页 |
结束语 | 第61-62页 |
致谢 | 第62-63页 |
附录 | 第63-64页 |
参考文献 | 第64-66页 |
攻硕期间的研究成果 | 第66-67页 |