基于新型DSP平台的DSO软件底层驱动及采集模块设计
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 前言 | 第9-14页 |
·数字存储示波器(DSO)概述 | 第9-11页 |
·数字存储示波器简介 | 第9-10页 |
·国内外数字存储示波器的发展现状 | 第10-11页 |
·国内发展状况 | 第10-11页 |
·国外发展状况 | 第11页 |
·论文研究意义 | 第11-12页 |
·论文设计任务 | 第12-13页 |
·论文整体框架 | 第13-14页 |
第二章 系统总体结构设计 | 第14-21页 |
·系统的硬件平台介绍 | 第14-15页 |
·系统的软件设计 | 第15-21页 |
·DSP平台底层驱动 | 第18-19页 |
·DSO存储系统 | 第19页 |
·DSO系统控制和处理模块 | 第19-21页 |
第三章 DSP平台底层驱动 | 第21-40页 |
·软件开发平台 | 第21-28页 |
·OMAP-L138处理器介绍 | 第21-24页 |
·软件开发环境介绍 | 第24-26页 |
·DSP/BIOS介绍 | 第26-28页 |
·PSC模块的驱动设计 | 第28-31页 |
·PLL 模块的驱动设计 | 第31-34页 |
·定时器模块的驱动设计 | 第34-37页 |
·GPIO模块的驱动设计 | 第37-38页 |
·PINMUX模块的驱动设计 | 第38-40页 |
第四章 DSO存储系统设计 | 第40-52页 |
·FLASH静态存储模块设计 | 第40-45页 |
·片上SPI模块的驱动设计 | 第41-43页 |
·DSP系统启动模式 | 第43-45页 |
·DDR2 动态内存模块设计 | 第45-52页 |
·DDR2/m DDR存储控制器概述 | 第46-49页 |
·DDR2模块时钟控制 | 第47-48页 |
·存储控制器的端接阻抗校正 | 第48-49页 |
·DDR2模块设计实现 | 第49-52页 |
·存储控制器的底层配置 | 第49页 |
·DDR2模块的应用配置 | 第49-50页 |
·DDR2模块的系统作用 | 第50-52页 |
第五章 DSO系统的控制和处理模块设计 | 第52-73页 |
·键盘操作处理模块的设计应用 | 第52-62页 |
·UART 模块的驱动设计 | 第52-57页 |
·DSP中断系统的应用设计 | 第57-62页 |
·TMS320C6748中断系统 | 第57-60页 |
·UART 中断的应用 | 第60-62页 |
·LCD 显示模块设计 | 第62-66页 |
·LCD 控制器的时钟 | 第63-65页 |
·LCD 控制器的DMA 工具 | 第65页 |
·DSO显示缓冲区 | 第65-66页 |
·系统采集模块设计 | 第66-73页 |
·EMIFA模块的驱动设计 | 第66-68页 |
·DSP处理器与FPGA的通信实现 | 第68-70页 |
·采集模块的设计 | 第70-73页 |
·采集控制模块的设计 | 第70-71页 |
·数据处理模块的设计 | 第71-73页 |
第六章 课题结论和展望 | 第73-79页 |
·课题结论 | 第73-77页 |
·课题展望 | 第77-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-82页 |
个人简历及研究成果 | 第82-83页 |