| 摘要 | 第1-3页 |
| Abstract | 第3-6页 |
| 第一章 概述 | 第6-11页 |
| ·课题研究的背景 | 第6-7页 |
| ·课题研究的目标和方法 | 第7-8页 |
| ·研究的指导思想和原则 | 第8-9页 |
| ·主要功能和技术指标 | 第9-10页 |
| ·本文内容安排 | 第10-11页 |
| 第二章 磁盘阵列及其协议支持 | 第11-33页 |
| ·RAID 基本原理 | 第11-19页 |
| ·SCSI 体系架构 | 第19-29页 |
| ·SCSI 协议标准 | 第20-25页 |
| ·Ultra160 技术介绍 | 第25-29页 |
| ·PCI 总线 | 第29-33页 |
| 第三章 ULTRA 160 SCSI 磁盘阵列系统组成 | 第33-46页 |
| ·系统关键技术 | 第33页 |
| ·系统实现 | 第33-46页 |
| ·系统实现机理 | 第33-34页 |
| ·系统硬件组成及功能模块 | 第34-42页 |
| ·中断路由 | 第42-44页 |
| ·系统软件组成及功能模块 | 第44-46页 |
| 第四章 基于 FPGA 的高速数据通路设计 | 第46-60页 |
| ·PCI CORE的设计 | 第46-52页 |
| ·PCI Core 的功能描述 | 第46-47页 |
| ·工作机制 | 第47页 |
| ·设计思想 | 第47-52页 |
| ·数据通路特点 | 第47页 |
| ·顶层设计 | 第47-48页 |
| ·模块划分 | 第48-50页 |
| ·功能描述 | 第50-52页 |
| ·RAID 校验码的生成 | 第52-56页 |
| ·RAID 校验码的硬件生成 | 第52-54页 |
| ·RAID 校验码的软件加速器生成 | 第54页 |
| ·链表描述符格式 | 第54-56页 |
| ·数据通路性能评估 | 第56-60页 |
| 第五章 磁盘阵列系统的可靠性、可用性和可维性设计 | 第60-65页 |
| ·可靠性设计 | 第60-63页 |
| ·数据校验方式 | 第60-63页 |
| ·背板连接方式 | 第63页 |
| ·可用性设计 | 第63页 |
| ·可维性设计 | 第63-65页 |
| 第六章 结束语 | 第65-68页 |
| 参考文献 | 第68-70页 |
| 致谢 | 第70-71页 |
| 攻读学位期间发表的学术论文 | 第71-73页 |