直接序列扩频同步技术研究与系统的FPGA实现
摘要 | 第1-3页 |
ABSTRACT | 第3-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-12页 |
·引言 | 第7页 |
·扩频技术简介 | 第7-8页 |
·扩频技术的历史、研究现状和发展前景 | 第8-10页 |
·扩频技术的发展历史 | 第8-9页 |
·扩频技术的研究现状 | 第9页 |
·扩频技术的展望 | 第9-10页 |
·本文研究意义 | 第10页 |
·作者的研究成果和本文的主要工作 | 第10-12页 |
第二章. 直接序列扩频技术的基本原理和系统框图 | 第12-21页 |
·直接序列扩频技术基本原理 | 第12-14页 |
·扩频技术的特点 | 第14-17页 |
·扩频技术的抗干扰性 | 第14-15页 |
·扩频技术的误码率 | 第15-16页 |
·扩频技术的保密性 | 第16页 |
·扩频技术的低截获率 | 第16页 |
·扩频技术的码分多址性能 | 第16-17页 |
·扩频码 | 第17-18页 |
·直接序列扩频系统框图 | 第18-20页 |
·发送机系统框图 | 第18-19页 |
·接收机系统框图 | 第19-20页 |
·本章小结 | 第20-21页 |
第三章.直接序列扩频同步算法分析与比较 | 第21-59页 |
·同步的必要性 | 第21页 |
·捕获算法分析 | 第21-41页 |
·滑动相关法(串行) | 第21-23页 |
·匹配滤波法(并行) | 第23-25页 |
·基于伪码相位FFT算法 | 第25-31页 |
·多普勒频偏对输出能量的影响 | 第31-33页 |
·基于载波频率FFT算法 | 第33-39页 |
·捕获检测 | 第39-41页 |
·跟踪算法分析 | 第41-55页 |
·环路滤波器 | 第41-44页 |
·扩频码跟踪 | 第44-47页 |
·载波跟踪 | 第47-55页 |
·直接序列扩频系统仿真 | 第55-57页 |
·发送端仿真 | 第55-56页 |
·接收端仿真 | 第56-57页 |
·本章小结 | 第57-59页 |
第四章 直接序列扩频系统的硬件设计和实现 | 第59-84页 |
·基于软件无线电的硬件平台 | 第59-60页 |
·参数选择 | 第60页 |
·发送机设计与实现 | 第60-67页 |
·原始数据发生器 | 第60-61页 |
·差分编码的实现 | 第61页 |
·映射 | 第61-62页 |
·扩频 | 第62页 |
·滤波 | 第62-66页 |
·QPSK调制 | 第66-67页 |
·接收机设计与实现 | 第67-77页 |
·解调下变频 | 第67-68页 |
·PN码捕获 | 第68-69页 |
·PN码捕获判决 | 第69-70页 |
·PN码跟踪 | 第70-73页 |
·载波同步 | 第73-76页 |
·解扩、解调模块联合仿真 | 第76-77页 |
·反映射与差分译码 | 第77页 |
·存在频偏的扩频系统FPGA设计 | 第77-82页 |
·发射机系统 | 第78页 |
·加频偏模块 | 第78-80页 |
·接收机系统 | 第80-82页 |
·FPGA设计风格与技巧 | 第82-83页 |
·本章小结 | 第83-84页 |
总结和展望 | 第84-85页 |
致谢 | 第85-86页 |
参考文献 | 第86-88页 |