宽带高速数字预失真实现技术研究
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-12页 |
·研究背景 | 第8-9页 |
·国内外研究现状 | 第9-11页 |
·论文的主要内容及结构安排 | 第11-12页 |
第二章 功率放大器非线性研究 | 第12-22页 |
·功率放大器的非线性失真 | 第12-15页 |
·功率放大器非线性描述 | 第12-15页 |
·功率放大器的记忆效应 | 第15页 |
·功率放大器及射频通信系统的相关指标 | 第15-19页 |
·功率放大器线性化技术介绍 | 第19-21页 |
·本章小结 | 第21-22页 |
第三章 数字预失真算法架构分析与设计 | 第22-36页 |
·数字预失真算法模型介绍 | 第22-28页 |
·Volterra级数模型 | 第22-23页 |
·记忆多项式模型 | 第23-28页 |
·数字预失真FPGA实现结构分析及设计 | 第28-35页 |
·数字预失真FPGA实现结构分析 | 第29-30页 |
·数字预失真实时处理部分FPGA设计 | 第30-34页 |
·PowerPC程序设计 | 第34-35页 |
·本章小结 | 第35-36页 |
第四章 数字预失真实现硬件平台设计 | 第36-53页 |
·数字预失真平台介绍 | 第36-37页 |
·数字预失真硬件平台器件选型分析 | 第37-45页 |
·FPGA选型分析 | 第37-39页 |
·ADC选型分析 | 第39-40页 |
·DAC选型分析 | 第40-44页 |
·数字时钟模块选型分析 | 第44-45页 |
·ADC和DAC接口设计 | 第45-49页 |
·ADC接口设计 | 第45-46页 |
·DAC接口设计 | 第46-49页 |
·数字预失真FPGA程序时序优化 | 第49-52页 |
·本章小结 | 第52-53页 |
第五章 数字预失真硬件平台测试 | 第53-59页 |
·测试系统组成 | 第53-54页 |
·测试方法 | 第54-55页 |
·测试结果及分析 | 第55-58页 |
·本章小结 | 第58-59页 |
第六章 总结与展望 | 第59-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-64页 |
攻读学位期间发表的学术论文目录 | 第64页 |