基于IEEE-488.2协议的FPGA设计
第一章 绪论 | 第1-13页 |
·用FPGA实现GPIB控制芯片的意义 | 第10页 |
·设计的总体思路 | 第10-12页 |
·设计的主要任务 | 第12-13页 |
第二章 状态机的设计 | 第13-34页 |
·GPIB总线简介 | 第13页 |
·GPIB接口的硬件实现 | 第13-16页 |
·状态机设计 | 第16-34页 |
·听者功能的实现 | 第17-19页 |
·听功能的逻辑设计: | 第17-19页 |
·受者挂钩功能的实现 | 第19-22页 |
·AH功能逻辑设计 | 第21-22页 |
·讲者挂钩功能的实现 | 第22-25页 |
·T功能逻辑设计 | 第23-25页 |
·源挂钩功能的实现 | 第25-29页 |
·SH功能逻辑设计 | 第26-29页 |
·控者功能的实现 | 第29-34页 |
·C功能逻辑设计 | 第31-34页 |
第三章 GPIB控制芯片内部寄存器的设置 | 第34-46页 |
·内部寄存器的设置 | 第34-46页 |
·地址寄存器 | 第34-35页 |
·地址状态寄存器 | 第35-36页 |
·辅助命令寄存器 | 第36-39页 |
·总线状态寄存器 | 第39页 |
·数据输出寄存器 | 第39-40页 |
·命令通过寄存器 | 第40页 |
·数据输入寄存器 | 第40页 |
·中断状态寄存器0和中断屏蔽寄存器1 | 第40-42页 |
·中断屏蔽寄存器1和中断状态寄存器1 | 第42-44页 |
·并行查询寄存器 | 第44-45页 |
·串行查找寄存器 | 第45-46页 |
第四章 GPIB控制芯片的组织结构与仿真 | 第46-68页 |
·ASIC技术的开发与应用 | 第46-49页 |
·ISP(在系统可编程)技术 | 第46-48页 |
·课题开发环境 | 第48-49页 |
·主状态机的实现 | 第49-51页 |
·PGIB控制芯片的内部组织 | 第51-54页 |
·我的地址模块 | 第52页 |
·静态辅助命令译码模块 | 第52页 |
·边沿触发型辅助命令译码模块 | 第52-54页 |
·数据通道的实现 | 第54-63页 |
·辅助命令寄存器的操作 | 第55页 |
·地址寄存器的操作 | 第55-56页 |
·地址状态寄存器的写操作 | 第56-57页 |
·六个可读寄存器的读操作 | 第57-58页 |
·总线状态寄存器的写操作 | 第58页 |
·数据输出寄存器的写操作 | 第58-59页 |
·命令通过寄存器的赋值操作 | 第59页 |
·数据输入寄存器的赋值过程 | 第59-60页 |
·中断状态寄存器(isr1)的赋值操作 | 第60-62页 |
·中断寄存器isr0的配置过程 | 第62-63页 |
·仿真与调试 | 第63-68页 |
·时序仿真 | 第63-67页 |
·对产生IFC(接口清除)信号的过程进行仿真 | 第63-64页 |
·接收器件消息过程的仿真 | 第64-65页 |
·发送数据拜特过程的仿真 | 第65-67页 |
·调试 | 第67-68页 |
第五章 总结 | 第68-69页 |
参考文献 | 第69-70页 |
致谢 | 第70-71页 |
附录 | 第71-72页 |
1 调试板原理图 | 第71-72页 |
2 设计使用的FPGA(ACEX 30T) | 第72页 |