首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于IEEE-488.2协议的FPGA设计

第一章 绪论第1-13页
   ·用FPGA实现GPIB控制芯片的意义第10页
   ·设计的总体思路第10-12页
   ·设计的主要任务第12-13页
第二章 状态机的设计第13-34页
   ·GPIB总线简介第13页
   ·GPIB接口的硬件实现第13-16页
   ·状态机设计第16-34页
     ·听者功能的实现第17-19页
       ·听功能的逻辑设计:第17-19页
     ·受者挂钩功能的实现第19-22页
       ·AH功能逻辑设计第21-22页
     ·讲者挂钩功能的实现第22-25页
       ·T功能逻辑设计第23-25页
     ·源挂钩功能的实现第25-29页
       ·SH功能逻辑设计第26-29页
     ·控者功能的实现第29-34页
       ·C功能逻辑设计第31-34页
第三章 GPIB控制芯片内部寄存器的设置第34-46页
   ·内部寄存器的设置第34-46页
     ·地址寄存器第34-35页
     ·地址状态寄存器第35-36页
     ·辅助命令寄存器第36-39页
     ·总线状态寄存器第39页
     ·数据输出寄存器第39-40页
     ·命令通过寄存器第40页
     ·数据输入寄存器第40页
     ·中断状态寄存器0和中断屏蔽寄存器1第40-42页
     ·中断屏蔽寄存器1和中断状态寄存器1第42-44页
     ·并行查询寄存器第44-45页
     ·串行查找寄存器第45-46页
第四章 GPIB控制芯片的组织结构与仿真第46-68页
   ·ASIC技术的开发与应用第46-49页
     ·ISP(在系统可编程)技术第46-48页
     ·课题开发环境第48-49页
   ·主状态机的实现第49-51页
   ·PGIB控制芯片的内部组织第51-54页
     ·我的地址模块第52页
     ·静态辅助命令译码模块第52页
     ·边沿触发型辅助命令译码模块第52-54页
   ·数据通道的实现第54-63页
     ·辅助命令寄存器的操作第55页
     ·地址寄存器的操作第55-56页
     ·地址状态寄存器的写操作第56-57页
     ·六个可读寄存器的读操作第57-58页
     ·总线状态寄存器的写操作第58页
     ·数据输出寄存器的写操作第58-59页
     ·命令通过寄存器的赋值操作第59页
     ·数据输入寄存器的赋值过程第59-60页
     ·中断状态寄存器(isr1)的赋值操作第60-62页
     ·中断寄存器isr0的配置过程第62-63页
   ·仿真与调试第63-68页
     ·时序仿真第63-67页
       ·对产生IFC(接口清除)信号的过程进行仿真第63-64页
       ·接收器件消息过程的仿真第64-65页
       ·发送数据拜特过程的仿真第65-67页
     ·调试第67-68页
第五章 总结第68-69页
参考文献第69-70页
致谢第70-71页
附录第71-72页
 1 调试板原理图第71-72页
 2 设计使用的FPGA(ACEX 30T)第72页

论文共72页,点击 下载论文
上一篇:地下铁道明挖区间装配式衬砌力学特性研究
下一篇:晕苯及其衍生物的设计合成与紫外荧光性能研究