摘要 | 第1-5页 |
Abstract | 第5-7页 |
第一章 引言 | 第7-12页 |
·背景 | 第7页 |
·项目实用价值 | 第7-8页 |
·国内外研究动态 | 第8-11页 |
·项目目标及论文内容 | 第11-12页 |
第二章 锁相环路原理 | 第12-28页 |
·基本原理 | 第12-19页 |
·锁相环的组成 | 第12-17页 |
·基本方程和相位模型 | 第17页 |
·环路锁定的概念 | 第17-19页 |
·线性性能分析 | 第19-28页 |
·线性化概念 | 第19-20页 |
·环路传递函数 | 第20-27页 |
·环路的稳定性 | 第27-28页 |
第三章 频率合成器的设计与实现 | 第28-45页 |
·DDS与PLL的技术对比 | 第28-30页 |
·设计方案的对比及确定 | 第30-34页 |
·72MHz~100MHz频段的设计方案探讨 | 第30-31页 |
·1005MHz~1125MHz频段的设计方案探讨 | 第31-33页 |
·设计方案的确定 | 第33-34页 |
·对设计方案的指标估算 | 第34-40页 |
·100MHz温补晶体振荡器 | 第34页 |
·由PLL锁相环产生925MHz参考信号 | 第34-36页 |
·72MHz~100MHz本振的指标估算 | 第36-37页 |
·1005MHz~1125MHz本振的指标估算 | 第37-40页 |
·绘制电路原理图和制作PCB板 | 第40-45页 |
第四章 试验结果 | 第45-53页 |
·925MHz定点锁相环的测试 | 第45-46页 |
·72MHz~100MHz频段射频信号的测试 | 第46-48页 |
·1005MHz~1125MHz频段射频信号的测试 | 第48-53页 |
第五章 总结 | 第53-57页 |
致谢 | 第57-58页 |
参考文献 | 第58-60页 |
在学期间研究成果 | 第60页 |