摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-13页 |
缩略语对照表 | 第13-17页 |
第一章 绪论 | 第17-21页 |
1.1 研究背景与意义 | 第17-19页 |
1.2 研究内容与论文结构 | 第19-21页 |
第二章 模数转换理论分析 | 第21-33页 |
2.1 模数转换基本原理分析 | 第21-28页 |
2.1.1 理想模数转换 | 第21-22页 |
2.1.2 采样过程分析 | 第22-25页 |
2.1.3 量化过程分析 | 第25-27页 |
2.1.4 编码方案 | 第27-28页 |
2.2 ADC性能指标 | 第28-32页 |
2.2.1 静态指标 | 第28-31页 |
2.2.2 动态指标 | 第31-32页 |
2.3 本章小结 | 第32-33页 |
第三章 基于统计原理的随机模数转换方法研究 | 第33-51页 |
3.1 随机模数转换技术分析 | 第33-38页 |
3.1.1 随机ADC与传统快闪ADC的对比分析 | 第33-34页 |
3.1.2 随机ADC工作方法研究 | 第34-36页 |
3.1.3 比较器非理想因素分析 | 第36-38页 |
3.2 随机ADC的统计原理研究与建模分析 | 第38-47页 |
3.2.1 基于统计原理的量化方法 | 第38-40页 |
3.2.2 计算通道中的比较器数目 | 第40-41页 |
3.2.3 随机ADC原理建模分析 | 第41-45页 |
3.2.4 基于统计原理的重要指标计算 | 第45-47页 |
3.3 随机ADC的非线性校准方法研究 | 第47-48页 |
3.3.1 反高斯CDF校准 | 第47页 |
3.3.2 多通道方法校准非线性及通道间距的最优化 | 第47-48页 |
3.4 本章小结 | 第48-51页 |
第四章 随机模数转换电路设计 | 第51-63页 |
4.1 全数字比较器设计 | 第51-57页 |
4.1.1 传统动态比较器 | 第51-53页 |
4.1.2 基于NAND的单级比较器 | 第53-54页 |
4.1.3 改进型比较器 | 第54-55页 |
4.1.4 扩展动态范围的三级比较器 | 第55-56页 |
4.1.5 SR锁存器 | 第56-57页 |
4.2 全数字参考电压产生器设计 | 第57-58页 |
4.3 编码电路设计 | 第58-60页 |
4.3.1 树形结构加法器 | 第59页 |
4.3.2 华莱士树流水线加法器 | 第59-60页 |
4.4 本章小结 | 第60-63页 |
第五章 随机ADC的系统级与电路级仿真 | 第63-79页 |
5.1 随机ADC的系统级仿真 | 第63-67页 |
5.2 随机ADC的电路级仿真 | 第67-75页 |
5.2.1 全数字比较器电路仿真 | 第67-71页 |
5.2.2 参考电压产生器电路仿真 | 第71-73页 |
5.2.3 编码电路仿真 | 第73-74页 |
5.2.4 校准模块电路仿真 | 第74-75页 |
5.3 单通道后端设计 | 第75-77页 |
5.4 本章小结 | 第77-79页 |
第六章 总结与展望 | 第79-81页 |
6.1 工作总结 | 第79-80页 |
6.2 展望未来 | 第80-81页 |
参考文献 | 第81-85页 |
致谢 | 第85-87页 |
作者简介 | 第87-88页 |