基于FPGA RapidIO的数据传输设计
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 引言 | 第9-13页 |
1.1 课题研究背景及意义 | 第9-10页 |
1.2 国内外发展现状 | 第10-11页 |
1.3 RapidIO的发展前景及应用 | 第11-12页 |
1.4 论文研究内容和结构安排 | 第12-13页 |
第2章 RapidIO协议及接口概述 | 第13-31页 |
2.1 RapidIO规范概述 | 第13-16页 |
2.1.1 RapidIO系统的网络拓扑结构设计 | 第13-14页 |
2.1.2 RapidIO的数据传输方式 | 第14-16页 |
2.2 RapidIO协议的分层 | 第16-22页 |
2.2.1 RapidIO传输协议的逻辑层 | 第17-19页 |
2.2.2 RapidIO传输协议的传输层 | 第19页 |
2.2.3 RapidIO传输协议的物理层 | 第19-22页 |
2.3 RapidIOI/O逻辑操作规范 | 第22-27页 |
2.4 RapidIO包检测与恢复 | 第27-30页 |
2.4.1 数据包接收超时检测与恢复 | 第27-28页 |
2.4.2 AckID错误的检测和恢复 | 第28页 |
2.4.3 CRC校验码错误的检测和恢复 | 第28页 |
2.4.4 CRC冗余校验 | 第28-30页 |
2.5 本章小结 | 第30-31页 |
第3章 RapidIO系统与功能设计 | 第31-57页 |
3.1 设计原理概述 | 第31-33页 |
3.1.1 时钟方案 | 第32-33页 |
3.1.2 硬件设计 | 第33页 |
3.2 功能设计 | 第33-34页 |
3.3 RapidIO协议实现 | 第34-44页 |
3.3.1 维护操作访问配置空间 | 第35-38页 |
3.3.2 远端/本地访问本地/远端存储器事务 | 第38-42页 |
3.3.3 门铃操作 | 第42-44页 |
3.4 DDR3控制器实现 | 第44-56页 |
3.4.1 DDR3存储器模块 | 第44-46页 |
3.4.2 DDR3读写时序 | 第46-50页 |
3.4.3 MCB控制器时序分析 | 第50-56页 |
3.5 本章小结 | 第56-57页 |
第4章 RapidIO功能验证 | 第57-71页 |
4.1 验证平台环境 | 第57页 |
4.2 验证平台搭建 | 第57-62页 |
4.3 仿真结果分析 | 第62-70页 |
4.4 本章小结 | 第70-71页 |
结论 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-74页 |