自适应跳频系统算法设计及关键模块的FPGA实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-13页 |
1.1 课题来源、背景及意义 | 第8-9页 |
1.2 跳频通信的发展现状 | 第9-10页 |
1.3 跳频通信的发展趋势 | 第10-12页 |
1.4 本文的主要研究内容及结构安排 | 第12-13页 |
第2章 自适应跳频通信系统的基本理论 | 第13-26页 |
2.1 跳频通信系统概述 | 第13-17页 |
2.1.1 扩频通信理论基础 | 第13-14页 |
2.1.2 跳频通信系统基本原理 | 第14-15页 |
2.1.3 跳频通信系统基本参数 | 第15-16页 |
2.1.4 跳频通信的主要特点 | 第16-17页 |
2.2 自适应跳频通信系统概述 | 第17-22页 |
2.2.1 自适应跳频通信系统基本原理 | 第17-18页 |
2.2.2 自适应跳频数学模型 | 第18-20页 |
2.2.3 几种常见的自适应跳频通信系统 | 第20-22页 |
2.3 自适应跳频的关键技术 | 第22-25页 |
2.3.1 同步捕获技术 | 第22-23页 |
2.3.2 同步跟踪技术 | 第23-24页 |
2.3.3 信道质量评估技术 | 第24-25页 |
2.4 本章小结 | 第25-26页 |
第3章 自适应跳频信噪比估计算法 | 第26-42页 |
3.1 信噪比估计的数学模型 | 第26-28页 |
3.2 几种信噪比估计算法 | 第28-36页 |
3.2.1 M2M4算法 | 第28-30页 |
3.2.2 最大似然(ML)算法 | 第30-32页 |
3.2.3 SNV算法 | 第32-33页 |
3.2.4 SVR算法 | 第33-34页 |
3.2.5 SSME算法 | 第34-36页 |
3.3 各种算法的性能对比 | 第36-37页 |
3.4 SSME算法的改进 | 第37-41页 |
3.4.1 SSME算法的优势 | 第37页 |
3.4.2 SSME算法的精确表达式 | 第37-39页 |
3.4.3 SSME算法参数对性能的影响 | 第39-41页 |
3.5 本章小结 | 第41-42页 |
第4章 自适应跳频关键模块的FPGA实现 | 第42-59页 |
4.1 系统整体方案设计 | 第42-43页 |
4.2 系统参数设计 | 第43-44页 |
4.3 硬件平台结构概述 | 第44-47页 |
4.3.1 板卡组成及其接口 | 第45页 |
4.3.2 时钟设计 | 第45-46页 |
4.3.3 FPGA资源分析 | 第46-47页 |
4.4 发射机模块的设计与实现 | 第47-50页 |
4.4.1 DBPSK调制模块 | 第47-48页 |
4.4.2 自适应跳频图案产生器 | 第48-49页 |
4.4.3 控制模块 | 第49页 |
4.4.4 模数转换模块 | 第49-50页 |
4.5 接收机模块的设计与实现 | 第50-58页 |
4.5.1 数模转换模块 | 第50-52页 |
4.5.2 混频模块及滤波器模块 | 第52页 |
4.5.3 同步捕获模块 | 第52-53页 |
4.5.4 同步跟踪模块 | 第53-54页 |
4.5.5 DBPSK解调模块 | 第54-56页 |
4.5.6 位同步模块 | 第56-57页 |
4.5.7 控制模块 | 第57-58页 |
4.6 本章小结 | 第58-59页 |
结论 | 第59-60页 |
攻读硕士学位期间发表的学术论文 | 第60-61页 |
参考文献 | 第61-65页 |
致谢 | 第65页 |