摘要 | 第6-7页 |
Abstract | 第7页 |
目录 | 第8-10页 |
第1章 绪论 | 第10-13页 |
1.1 研究背景 | 第10页 |
1.2 国内外研究现状 | 第10-11页 |
1.3 论文研究的主要内容 | 第11-12页 |
1.4 论文的结构及章节安排 | 第12-13页 |
第2章 MIMO基本原理及LTE下行预编码简介 | 第13-22页 |
2.1 MIMO基础理论 | 第13-17页 |
2.1.1 MIMO信号模型 | 第13-14页 |
2.1.2 MIMO系统的增益 | 第14-15页 |
2.1.3 LTE MIMO信道建模 | 第15-17页 |
2.2 LTE中MIMO预编码的简介 | 第17-21页 |
2.2.1 基于码本的MIMO预编码技术概述 | 第17-20页 |
2.2.2 基于非码本的MIMO预编码技术概述 | 第20-21页 |
2.3 本章小结 | 第21-22页 |
第3章 LTE下行MIMO预编码技术仿真 | 第22-37页 |
3.1 LTE下行链路发射端信号处理流程 | 第22-23页 |
3.2 基于码本的LTE下行MIMO预编码方案 | 第23-33页 |
3.2.1 单天线方案 | 第23-24页 |
3.2.2 传输分集方案 | 第24-25页 |
3.2.3 空间复用方案 | 第25-28页 |
3.2.4 空间复用方案的码本选择算法 | 第28-29页 |
3.2.5 仿真结果与分析 | 第29-33页 |
3.3 基于非码本的LTE MIMO预编码方案 | 第33-36页 |
3.3.1 迫零预编码算法 | 第33-34页 |
3.3.2 最小均方误差算法 | 第34页 |
3.3.3 奇异值分解算法 | 第34-35页 |
3.3.4 几何均值算法 | 第35页 |
3.3.5 仿真结果与分析 | 第35-36页 |
3.4 本章小结 | 第36-37页 |
第4章 LTE下行基于码本的预编码实现 | 第37-68页 |
4.1 硬件开发平台 | 第37-38页 |
4.2 软件开发平台及设计流程 | 第38-39页 |
4.3 基本单元及IP CORE的介绍 | 第39-43页 |
4.3.1 乘法器IP及复数乘法器的说明 | 第39-40页 |
4.3.2 Cordic IP CORE的说明 | 第40-41页 |
4.3.3 Clocking Wizard IP CORE的说明 | 第41页 |
4.3.4 ROM IP CORE的说明 | 第41-42页 |
4.3.5 RAM IP CORE的说明 | 第42-43页 |
4.3.6 GTX IP CORE | 第43页 |
4.4 数据的定点 | 第43-45页 |
4.5 LTE下行基于码本的预编码方案的设计与仿真验证 | 第45-67页 |
4.5.1 时钟与复位模块 | 第46-47页 |
4.5.2 时序模块的设计与仿真验证 | 第47页 |
4.5.3 AIF接口模块的设计与仿真验证 | 第47-52页 |
4.5.4 层映射模块的设计与仿真验证 | 第52-55页 |
4.5.5 预编码模块的设计与仿真验证 | 第55-62页 |
4.5.6 码本选择算法的设计与仿真验证 | 第62-64页 |
4.5.7 FPGA的实现及其性能分析 | 第64-67页 |
4.6 本章小结 | 第67-68页 |
结论与展望 | 第68-69页 |
论文工作总结 | 第68页 |
未来研究工作和展望 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-73页 |
攻读硕士学位期间发表的论文及参与的科研项目 | 第73页 |