摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第一章 绪论 | 第13-17页 |
1.1 课题研究背景 | 第13页 |
1.2 正则表达式的发展 | 第13-14页 |
1.3 嵌入式系统的发展 | 第14-15页 |
1.4 选题意义与研究方法 | 第15-16页 |
1.5 论文组织 | 第16-17页 |
第二章 正则表达式现状研究 | 第17-22页 |
2.1 正则表达式语法规则 | 第17-19页 |
2.2 正则表达式实现的基本原理 | 第19-20页 |
2.3 正则表达式软件实现的相关研究 | 第20-21页 |
2.4 正则表达式硬件实现的相关研究 | 第21页 |
2.5 本章小结 | 第21-22页 |
第三章 系统整体设计 | 第22-33页 |
3.1 系统应用背景和方案选择 | 第22-23页 |
3.2 系统设计与实现构架 | 第23-25页 |
3.3 执行码 | 第25-32页 |
3.4 本章小结 | 第32-33页 |
第四章 软件系统模块设计 | 第33-53页 |
4.1 软件系统模块概述 | 第33-34页 |
4.2 正则表达式编译 | 第34-47页 |
4.2.1 各执行码操作流程 | 第35-45页 |
4.2.2 maybe_pop_jump 执行码修正 | 第45-46页 |
4.2.3 正则表达式编译小结 | 第46-47页 |
4.3 fastmap 生成算法 | 第47-51页 |
4.4 同内核驱动的数据传输 | 第51-52页 |
4.5 本章小结 | 第52-53页 |
第五章 软硬件交互接口设计 | 第53-61页 |
5.1 交互接口设计 | 第53页 |
5.2 同软件系统模块通信 | 第53-54页 |
5.3 同硬件系统模块通信 | 第54-55页 |
5.4 数据传输时序 | 第55-60页 |
5.5 本章小结 | 第60-61页 |
第六章 硬件系统模块设计 | 第61-76页 |
6.1 硬件系统模块构架 | 第61-62页 |
6.2 数据传输和初始化 | 第62页 |
6.3 匹配计算 | 第62-75页 |
6.3.1 子串管理 | 第63-64页 |
6.3.2 堆栈技术 | 第64-68页 |
6.3.3 总体算法 | 第68-75页 |
6.4 本章小结 | 第75-76页 |
第七章 系统测试 | 第76-89页 |
7.1 测试概述 | 第76-77页 |
7.2 逻辑测试 | 第77-85页 |
7.3 性能测试 | 第85-87页 |
7.4 本章小结 | 第87-89页 |
第八章 全文总结 | 第89-91页 |
8.1 主要结论 | 第89-90页 |
8.2 研究展望 | 第90-91页 |
参考文献 | 第91-93页 |
致谢 | 第93-94页 |
攻读硕士学位期间的研究成果 | 第94页 |