基于FPGA的ARM核心模块研究与实现
摘要 | 第1-6页 |
Abstract | 第6-10页 |
1 绪论 | 第10-13页 |
·论文的研究背景 | 第10页 |
·论文研究的主要内容 | 第10-11页 |
·论文的研究目的和意义 | 第11页 |
·论文的组织结构 | 第11-13页 |
2 EDA 相关技术概述 | 第13-19页 |
·EDA 技术 | 第13-14页 |
·EDA 开发板Spartan-3E | 第14-15页 |
·Verilog 硬件语言 | 第15-16页 |
·Verilog HDL 的主要能力 | 第15-16页 |
·Verilog HDL 设计方法 | 第16页 |
·EDA 开发工具ISE 9.1i | 第16-19页 |
·ISE 9.1i 软件设计流程 | 第17-18页 |
·ISE9.1i 软件工程管理器 | 第18-19页 |
3 可控ARM 异常表的研究与实现 | 第19-30页 |
·可控ARM 异常表分析 | 第19-23页 |
·可控ARM 异常表管理机制 | 第19-21页 |
·可控ARM 异常表的设计思路 | 第21-23页 |
·可控ARM 异常表的实现 | 第23-26页 |
·可控ARM 异常表的仿真验证 | 第26-30页 |
·仿真验证的方法 | 第26-27页 |
·可控ARM 异常表的仿真结果 | 第27-30页 |
4 微程序控制器的研究与实现 | 第30-52页 |
·ARM 体系结构简介 | 第30-32页 |
·指令译码器 | 第32-34页 |
·微程序控制器的模块划分 | 第34-37页 |
·微程序控制器的实现 | 第37-43页 |
·微程序控制器的实现思路 | 第37-42页 |
·微程序控制器的具体实现 | 第42-43页 |
·微程序控制器的仿真验证 | 第43-52页 |
·各功能指令操作码序列仿真结果 | 第43-47页 |
·全指令操作码仿真结果 | 第47-52页 |
5 结论 | 第52-53页 |
参考文献 | 第53-56页 |
致谢 | 第56-57页 |
攻读学位期间取得的科研成果清单 | 第57页 |